Lines Matching refs:iselIntExpr_R

243 static HReg        iselIntExpr_R     ( ISelEnv* env, IRExpr* e );
505 tmpregs[argreg] = iselIntExpr_R(env, args[i]);
608 roff = iselIntExpr_R(env, off);
645 HReg rrm = iselIntExpr_R(env, mode);
721 static HReg iselIntExpr_R ( ISelEnv* env, IRExpr* e )
809 HReg reg = iselIntExpr_R(env, e->Iex.Binop.arg2);
836 HReg reg = iselIntExpr_R(env, e->Iex.Binop.arg1);
875 HReg regL = iselIntExpr_R(env, e->Iex.Binop.arg1);
912 HReg regR = iselIntExpr_R(env, e->Iex.Binop.arg2);
922 HReg src1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
924 HReg src2 = iselIntExpr_R(env, e->Iex.Binop.arg2);
934 HReg hi8s = iselIntExpr_R(env, e->Iex.Binop.arg1);
935 HReg lo8s = iselIntExpr_R(env, e->Iex.Binop.arg2);
947 HReg hi16s = iselIntExpr_R(env, e->Iex.Binop.arg1);
948 HReg lo16s = iselIntExpr_R(env, e->Iex.Binop.arg2);
961 HReg a16s = iselIntExpr_R(env, e->Iex.Binop.arg1);
962 HReg b16s = iselIntExpr_R(env, e->Iex.Binop.arg2);
1048 HReg src = iselIntExpr_R(env, expr32);
1131 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
1142 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
1153 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
1171 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
1198 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
1208 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
1219 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
1231 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
1276 return iselIntExpr_R(env, e->Iex.Unop.arg);
1355 HReg rX = iselIntExpr_R(env, e->Iex.Mux0X.exprX);
1374 vpanic("iselIntExpr_R: cannot reduce tree");
1438 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1->Iex.Binop.arg1);
1439 HReg r2 = iselIntExpr_R(env, e->Iex.Binop.arg1
1454 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1455 HReg r2 = iselIntExpr_R(env, e->Iex.Binop.arg2->Iex.Binop.arg1 );
1465 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1472 HReg r1 = iselIntExpr_R(env, e);
1481 iselIntExpr_R, the expression can have type 32, 16 or 8 bits. */
1535 HReg r = iselIntExpr_R ( env, e );
1544 iselIntExpr_R, the expression can have type 32, 16 or 8 bits. */
1582 HReg r = iselIntExpr_R ( env, e );
1591 iselIntExpr_R, the expression can have type 32, 16 or 8 bits. */
1626 HReg r = iselIntExpr_R ( env, e );
1715 HReg r0 = iselIntExpr_R(env, mi.bindee[0]);
1730 HReg r0 = iselIntExpr_R(env, mi.bindee[0]);
1752 HReg r1 = iselIntExpr_R(env, e->Iex.Unop.arg);
1798 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1806 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1826 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1868 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1913 the first two parameters. As with iselIntExpr_R, these may be
2084 HReg rRight = iselIntExpr_R(env, e->Iex.Binop.arg2);
2180 *rHi = iselIntExpr_R(env, e->Iex.Binop.arg1);
2181 *rLo = iselIntExpr_R(env, e->Iex.Binop.arg2);
2209 rAmt = iselIntExpr_R(env, e->Iex.Binop.arg2);
2251 rAmt = iselIntExpr_R(env, e->Iex.Binop.arg2);
2494 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
2507 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
2519 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
2846 of which is returned. As with iselIntExpr_R, the reg may be either
3055 HReg ri = iselIntExpr_R(env, e->Iex.Unop.arg);
3380 HReg srcI = iselIntExpr_R(env, e->Iex.Binop.arg2);
3722 HReg r = iselIntExpr_R(env, stmt->Ist.Store.data);
3742 rA = iselIntExpr_R(env, stmt->Ist.Store.addr);
3774 HReg r = iselIntExpr_R(env, stmt->Ist.Put.data);
3828 HReg r = iselIntExpr_R(env, stmt->Ist.PutI.data);
3833 HReg r = iselIntExpr_R(env, stmt->Ist.PutI.data);
3976 HReg rDataLo = iselIntExpr_R(env, cas->dataLo);
3977 HReg rExpdLo = iselIntExpr_R(env, cas->expdLo);
4003 HReg rDataHi = iselIntExpr_R(env, cas->dataHi);
4004 HReg rDataLo = iselIntExpr_R(env, cas->dataLo);
4005 HReg rExpdHi = iselIntExpr_R(env, cas->expdHi);
4006 HReg rExpdLo = iselIntExpr_R(env, cas->expdLo);