Searched refs:d6 (Results 1 - 25 of 81) sorted by relevance

1234

/external/compiler-rt/lib/arm/
H A Dadddf3vfp.S21 vmov d6, r0, r1 // move first param from r0/r1 pair into d6
23 vadd.f64 d6, d6, d7
24 vmov r0, r1, d6 // move result back to r0/r1 pair
H A Dmuldf3vfp.S21 vmov d6, r0, r1 // move first param from r0/r1 pair into d6
23 vmul.f64 d6, d6, d7
24 vmov r0, r1, d6 // move result back to r0/r1 pair
H A Dsubdf3vfp.S21 vmov d6, r0, r1 // move first param from r0/r1 pair into d6
23 vsub.f64 d6, d6, d7
24 vmov r0, r1, d6 // move result back to r0/r1 pair
H A Ddivdf3vfp.S21 vmov d6, r0, r1 // move first param from r0/r1 pair into d6
23 vdiv.f64 d5, d6, d7
H A Deqdf2vfp.S22 vmov d6, r0, r1 // load r0/r1 pair in double register
24 vcmp.f64 d6, d7
H A Dgedf2vfp.S22 vmov d6, r0, r1 // load r0/r1 pair in double register
24 vcmp.f64 d6, d7
H A Dgtdf2vfp.S22 vmov d6, r0, r1 // load r0/r1 pair in double register
24 vcmp.f64 d6, d7
H A Dledf2vfp.S22 vmov d6, r0, r1 // load r0/r1 pair in double register
24 vcmp.f64 d6, d7
H A Dltdf2vfp.S22 vmov d6, r0, r1 // load r0/r1 pair in double register
24 vcmp.f64 d6, d7
H A Dnedf2vfp.S22 vmov d6, r0, r1 // load r0/r1 pair in double register
24 vcmp.f64 d6, d7
H A Dunorddf2vfp.S22 vmov d6, r0, r1 // load r0/r1 pair in double register
24 vcmp.f64 d6, d7
/external/kernel-headers/original/asm-generic/
H A Dxor.h109 register long d0, d1, d2, d3, d4, d5, d6, d7; local
116 d6 = p1[6];
124 d6 ^= p2[6];
132 p1[6] = d6;
146 register long d0, d1, d2, d3, d4, d5, d6, d7; local
153 d6 = p1[6];
161 d6 ^= p2[6];
169 d6 ^= p3[6];
177 p1[6] = d6;
192 register long d0, d1, d2, d3, d4, d5, d6, d local
247 register long d0, d1, d2, d3, d4, d5, d6, d7; local
440 register long d0, d1, d2, d3, d4, d5, d6, d7; local
487 register long d0, d1, d2, d3, d4, d5, d6, d7; local
545 register long d0, d1, d2, d3, d4, d5, d6, d7; local
614 register long d0, d1, d2, d3, d4, d5, d6, d7; local
[all...]
/external/libvpx/vp8/encoder/arm/neon/
H A Dfastfdct8x4_neon.asm39 ;transpose d2, d4, d6, d8. Then, d2=ip[0], d4=ip[1], d6=ip[2], d8=ip[3]
41 vtrn.32 d2, d6
47 vtrn.16 d6, d8
51 vadd.s16 d11, d4, d6 ;ip[1]+ip[2]
52 vsub.s16 d12, d4, d6 ;ip[1]-ip[2]
87 vadd.s16 d6, d15, d17 ;op[2] = ((temp2 * x_c2 )>>16) + temp2
95 ;transpose d2, d4, d6, d8. Then, d2=ip[0], d4=ip[4], d6=ip[8], d8=ip[12]
97 vtrn.32 d2, d6
[all...]
H A Dvp8_subpixelvariance16x16_neon.asm49 vld1.u8 {d5, d6, d7}, [r0], r1
68 vmull.u8 q10, d6, d0
75 vext.8 d5, d5, d6, #1
85 vext.8 d6, d6, d7, #1
90 vmlal.u8 q10, d6, d1
106 vld1.u8 {d5, d6, d7}, [r0], r1
121 vmull.u8 q12, d6, d0
126 vext.8 d5, d5, d6, #1
134 vext.8 d6, d
[all...]
H A Dshortfdct_neon.asm44 vmlal.s16 q11, d6, d0[2]
45 vmlal.s16 q12, d6, d1[2]
46 vmlal.s16 q13, d6, d2[2]
47 vmlal.s16 q14, d6, d3[2]
71 vmlal.s16 q4, d26, d6[0]
72 vmlal.s16 q5, d26, d6[1]
73 vmlal.s16 q6, d26, d6[2]
74 vmlal.s16 q7, d26, d6[3]
H A Dsubtract_neon.asm42 vld1.8 {d6}, [r3], r6
48 vsubl.u8 q13, d6, d7
80 vsubl.u8 q10, d4, d6
117 vld1.8 {d6}, [r1], r12
131 vsubl.u8 q11, d6, d7
153 vld1.8 {d6}, [r2], r12
167 vsubl.u8 q11, d6, d7
H A Dfastfdct4x4_neon.asm45 vadd.s16 d6, d2, d5 ;ip[0]+ip[3]
52 vadd.s16 d10, d6, d7 ;temp1 = a1 + b1
53 vsub.s16 d11, d6, d7 ;temp2 = a1 - b1
76 vadd.s16 d6, d2, d5 ;a1 = ip[0]+ip[12]
81 vadd.s16 d10, d6, d7 ;temp1 = a1 + b1
82 vsub.s16 d11, d6, d7 ;temp2 = a1 - b1
/external/llvm/test/MC/ARM/
H A Dneon-vld-encoding.s12 vld1.16 {d4, d5, d6}, [r3, :64]
13 vld1.32 {d5, d6, d7}, [r3]
14 vld1.64 {d6, d7, d8}, [r3, :64]
16 vld1.16 {d4, d5, d6, d7}, [r3, :64]
17 vld1.32 {d5, d6, d7, d8}, [r3]
18 vld1.64 {d6, d7, d8, d9}, [r3, :64]
39 vld1.16 {d4, d5, d6}, [r3, :64]!
40 vld1.32 {d5, d6, d7}, [r3]!
41 vld1.64 {d6, d7, d8}, [r3, :64]!
44 vld1.16 {d4, d5, d6}, [r
[all...]
H A Dneont2-pairwise-encoding.s20 vpaddl.u32 d6, d15
33 @ CHECK: vpaddl.u32 d6, d15 @ encoding: [0xb8,0xff,0x8f,0x62]
46 vpadal.u16 d12, d6
59 @ CHECK: vpadal.u16 d12, d6 @ encoding: [0xb4,0xff,0x86,0xc6]
89 vpmax.u8 d6, d23, d14
97 @ CHECK: vpmax.u8 d6, d23, d14 @ encoding: [0x07,0xff,0x8e,0x6a]
/external/libvpx/vp8/common/arm/neon/
H A Dbilinearpredict16x16_neon.asm46 vld1.u8 {d5, d6, d7}, [r0], r1
65 vmull.u8 q10, d6, d0
72 vext.8 d5, d5, d6, #1
82 vext.8 d6, d6, d7, #1
87 vmlal.u8 q10, d6, d1
103 vld1.u8 {d5, d6, d7}, [r0], r1
118 vmull.u8 q12, d6, d0
123 vext.8 d5, d5, d6, #1
131 vext.8 d6, d
[all...]
H A Dsixtappredict4x4_neon.asm76 vext.8 d18, d6, d7, #5 ;construct src_ptr[3]
92 vzip.32 d6, d7 ;construct src_ptr[-2], and put 2-line data together
96 vmlal.u8 q7, d6, d0 ;+(src_ptr[-2] * vp8_filter[0])
106 vzip.32 d6, d7 ;put 2-line data in 1 register (src_ptr[2])
110 vmlsl.u8 q7, d6, d4 ;-(src_ptr[2] * vp8_filter[4])
120 vzip.32 d6, d7 ;put 2-line data in 1 register (src_ptr[1])
122 vmull.u8 q9, d6, d3 ;(src_ptr[1] * vp8_filter[3])
140 vext.8 d18, d6, d7, #5 ;construct src_ptr[3]
158 vzip.32 d6, d7 ;construct src_ptr[-2], and put 2-line data together
163 vmlal.u8 q7, d6, d
[all...]
H A Dsixtappredict16x16_neon.asm82 vld1.u8 {d6, d7, d8}, [r0], r1 ;load src data
90 vmull.u8 q8, d6, d0 ;(src_ptr[-2] * vp8_filter[0])
97 vext.8 d28, d6, d7, #1 ;construct src_ptr[-1]
113 vext.8 d28, d6, d7, #4 ;construct src_ptr[2]
129 vext.8 d28, d6, d7, #5 ;construct src_ptr[3]
145 vext.8 d28, d6, d7, #2 ;construct src_ptr[0]
161 vext.8 d28, d6, d7, #3 ;construct src_ptr[1]
167 vext.8 d6, d13, d14, #3
179 vmull.u8 q3, d6, d3
187 vqrshrun.s16 d6, q
[all...]
H A Dsixtappredict8x4_neon.asm80 vmull.u8 q7, d6, d0 ;(src_ptr[-2] * vp8_filter[0])
85 vext.8 d28, d6, d7, #1 ;construct src_ptr[-1]
95 vext.8 d28, d6, d7, #4 ;construct src_ptr[2]
105 vext.8 d28, d6, d7, #2 ;construct src_ptr[0]
115 vext.8 d28, d6, d7, #5 ;construct src_ptr[3]
125 vext.8 d28, d6, d7, #3 ;construct src_ptr[1]
157 vmull.u8 q8, d6, d0 ;(src_ptr[-2] * vp8_filter[0])
163 vext.8 d27, d6, d7, #1 ;construct src_ptr[-1]
175 vext.8 d27, d6, d7, #4 ;construct src_ptr[2]
187 vext.8 d27, d6, d
[all...]
H A Dsixtappredict8x8_neon.asm72 vmull.u8 q7, d6, d0 ;(src_ptr[-2] * vp8_filter[0])
77 vext.8 d28, d6, d7, #1 ;construct src_ptr[-1]
87 vext.8 d28, d6, d7, #4 ;construct src_ptr[2]
97 vext.8 d28, d6, d7, #2 ;construct src_ptr[0]
107 vext.8 d28, d6, d7, #5 ;construct src_ptr[3]
117 vext.8 d28, d6, d7, #3 ;construct src_ptr[1]
158 vmull.u8 q8, d6, d0 ;(src_ptr[-2] * vp8_filter[0])
164 vext.8 d27, d6, d7, #1 ;construct src_ptr[-1]
176 vext.8 d27, d6, d7, #4 ;construct src_ptr[2]
188 vext.8 d27, d6, d
[all...]
/external/qemu/distrib/sdl-1.2.15/src/video/ataricommon/
H A DSDL_ataric2p.S56 movel #0x55555555,d6
178 andl d6,d7
186 andl d6,d7
320 movel c2p_width,d6
321 lsrw #4,d6
322 subql #1,d6
368 dbra d6,c2p4_bclx
379 movel c2p_width,d6
380 lsrw #3,d6
381 subql #1,d6
[all...]

Completed in 289 milliseconds

1234