Lines Matching defs:arg1

825       if (e->Iex.Binop.op == Iop_Sub32 && isZeroU32(e->Iex.Binop.arg1)) {
854 HReg reg = iselIntExpr_R(env, e->Iex.Binop.arg1);
893 HReg regL = iselIntExpr_R(env, e->Iex.Binop.arg1);
940 HReg src1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
952 HReg hi8s = iselIntExpr_R(env, e->Iex.Binop.arg1);
965 HReg hi16s = iselIntExpr_R(env, e->Iex.Binop.arg1);
979 HReg a16s = iselIntExpr_R(env, e->Iex.Binop.arg1);
999 HReg fL = iselDblExpr(env, e->Iex.Binop.arg1);
1028 set_FPU_rounding_mode( env, e->Iex.Binop.arg1 );
1444 && e->Iex.Binop.arg1->tag == Iex_Binop
1445 && e->Iex.Binop.arg1->Iex.Binop.op == Iop_Add32
1446 && e->Iex.Binop.arg1->Iex.Binop.arg2->tag == Iex_Binop
1447 && e->Iex.Binop.arg1->Iex.Binop.arg2->Iex.Binop.op == Iop_Shl32
1448 && e->Iex.Binop.arg1
1450 && e->Iex.Binop.arg1
1452 UInt shift = e->Iex.Binop.arg1
1456 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1->Iex.Binop.arg1);
1457 HReg r2 = iselIntExpr_R(env, e->Iex.Binop.arg1
1458 ->Iex.Binop.arg2->Iex.Binop.arg1 );
1472 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1473 HReg r2 = iselIntExpr_R(env, e->Iex.Binop.arg2->Iex.Binop.arg1 );
1483 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1816 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1824 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1844 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1861 && e->Iex.Binop.arg1->tag == Iex_CCall
1863 IRExpr* cal = e->Iex.Binop.arg1;
1886 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1907 iselInt64Expr( &hi1, &lo1, env, e->Iex.Binop.arg1 );
2101 X86RM* rmLeft = iselIntExpr_RM(env, e->Iex.Binop.arg1);
2123 iselInt64Expr(&sHi,&sLo, env, e->Iex.Binop.arg1);
2144 iselInt64Expr(&xHi, &xLo, env, e->Iex.Binop.arg1);
2166 iselInt64Expr(&xHi, &xLo, env, e->Iex.Binop.arg1);
2180 iselInt64Expr(&xHi, &xLo, env, e->Iex.Binop.arg1);
2198 *rHi = iselIntExpr_R(env, e->Iex.Binop.arg1);
2228 iselInt64Expr(&sHi,&sLo, env, e->Iex.Binop.arg1);
2270 iselInt64Expr(&sHi,&sLo, env, e->Iex.Binop.arg1);
2313 set_FPU_rounding_mode( env, e->Iex.Binop.arg1 );
2447 iselInt64Expr(&xHi, &xLo, env, e->Iex.Binop.arg1);
2486 iselInt64Expr(&xHi, &xLo, env, e->Iex.Binop.arg1);
2806 set_FPU_rounding_mode( env, e->Iex.Binop.arg1 );
2843 set_FPU_rounding_mode( env, e->Iex.Binop.arg1 );
2998 set_FPU_rounding_mode( env, e->Iex.Binop.arg1 );
3017 set_FPU_rounding_mode( env, e->Iex.Binop.arg1 );
3398 HReg srcV = iselVecExpr(env, e->Iex.Binop.arg1);
3411 HReg srcV = iselVecExpr(env, e->Iex.Binop.arg1);
3439 iselInt64Expr(&r3, &r2, env, e->Iex.Binop.arg1);
3460 HReg argL = iselVecExpr(env, e->Iex.Binop.arg1);
3480 HReg argL = iselVecExpr(env, e->Iex.Binop.arg1);
3500 HReg argL = iselVecExpr(env, e->Iex.Binop.arg1);
3519 HReg argL = iselVecExpr(env, e->Iex.Binop.arg1);
3588 HReg arg1 = iselVecExpr(env, e->Iex.Binop.arg1);
3595 addInstr(env, X86Instr_SseReRg(op, arg1, dst));
3597 addInstr(env, mk_vMOVsd_RR(arg1, dst));
3612 HReg greg = iselVecExpr(env, e->Iex.Binop.arg1);
3640 HReg argL = iselVecExpr(env, e->Iex.Binop.arg1);