Lines Matching defs:src_uv

383 void SplitUVRow_MIPS_DSPR2(const uint8* src_uv, uint8* dst_u, uint8* dst_v,
395 "lw $t0, 0(%[src_uv]) \n" // V1 | U1 | V0 | U0
396 "lw $t1, 4(%[src_uv]) \n" // V3 | U3 | V2 | U2
397 "lw $t2, 8(%[src_uv]) \n" // V5 | U5 | V4 | U4
398 "lw $t3, 12(%[src_uv]) \n" // V7 | U7 | V6 | U6
399 "lw $t5, 16(%[src_uv]) \n" // V9 | U9 | V8 | U8
400 "lw $t6, 20(%[src_uv]) \n" // V11 | U11 | V10 | U10
401 "lw $t7, 24(%[src_uv]) \n" // V13 | U13 | V12 | U12
402 "lw $t8, 28(%[src_uv]) \n" // V15 | U15 | V14 | U14
403 "addiu %[src_uv], %[src_uv], 32 \n"
428 "lbu $t0, 0(%[src_uv]) \n"
429 "lbu $t1, 1(%[src_uv]) \n"
430 "addiu %[src_uv], %[src_uv], 2 \n"
440 : [src_uv] "+r" (src_uv),
450 void SplitUVRow_Unaligned_MIPS_DSPR2(const uint8* src_uv, uint8* dst_u,
462 "lwr $t0, 0(%[src_uv]) \n"
463 "lwl $t0, 3(%[src_uv]) \n" // V1 | U1 | V0 | U0
464 "lwr $t1, 4(%[src_uv]) \n"
465 "lwl $t1, 7(%[src_uv]) \n" // V3 | U3 | V2 | U2
466 "lwr $t2, 8(%[src_uv]) \n"
467 "lwl $t2, 11(%[src_uv]) \n" // V5 | U5 | V4 | U4
468 "lwr $t3, 12(%[src_uv]) \n"
469 "lwl $t3, 15(%[src_uv]) \n" // V7 | U7 | V6 | U6
470 "lwr $t5, 16(%[src_uv]) \n"
471 "lwl $t5, 19(%[src_uv]) \n" // V9 | U9 | V8 | U8
472 "lwr $t6, 20(%[src_uv]) \n"
473 "lwl $t6, 23(%[src_uv]) \n" // V11 | U11 | V10 | U10
474 "lwr $t7, 24(%[src_uv]) \n"
475 "lwl $t7, 27(%[src_uv]) \n" // V13 | U13 | V12 | U12
476 "lwr $t8, 28(%[src_uv]) \n"
477 "lwl $t8, 31(%[src_uv]) \n" // V15 | U15 | V14 | U14
486 "addiu %[src_uv], %[src_uv], 32 \n"
511 "lbu $t0, 0(%[src_uv]) \n"
512 "lbu $t1, 1(%[src_uv]) \n"
513 "addiu %[src_uv], %[src_uv], 2 \n"
523 : [src_uv] "+r" (src_uv),
584 void MirrorUVRow_MIPS_DSPR2(const uint8* src_uv, uint8* dst_u, uint8* dst_v,
596 " addu %[src_uv], %[src_uv], $t4 \n"
600 "lw $t0, -32(%[src_uv]) \n" // |3|2|1|0|
601 "lw $t1, -28(%[src_uv]) \n" // |7|6|5|4|
602 "lw $t2, -24(%[src_uv]) \n" // |11|10|9|8|
603 "lw $t3, -20(%[src_uv]) \n" // |15|14|13|12|
604 "lw $t4, -16(%[src_uv]) \n" // |19|18|17|16|
605 "lw $t6, -12(%[src_uv]) \n" // |23|22|21|20|
606 "lw $t7, -8(%[src_uv]) \n" // |27|26|25|24|
607 "lw $t8, -4(%[src_uv]) \n" // |31|30|29|28|
625 "addiu %[src_uv], %[src_uv], -32 \n"
652 "lbu $t0, -2(%[src_uv]) \n"
653 "lbu $t1, -1(%[src_uv]) \n"
654 "addiu %[src_uv], %[src_uv], -2 \n"
664 : [src_uv] "+r" (src_uv),