Lines Matching refs:a1

7 int64x2_t test_vabsq_s64(int64x2_t a1) {
9 return vabsq_s64(a1);
14 int64_t test_vceqd_s64(int64_t a1, int64_t a2) {
16 return vceqd_s64(a1, a2);
17 // CHECK: [[BIT:%[0-9a-zA-Z.]+]] = icmp eq i64 %a1, %a2
21 int64_t test_vceqd_f64(float64_t a1, float64_t a2) {
23 return vceqd_f64(a1, a2);
24 // CHECK: [[BIT:%[0-9a-zA-Z.]+]] = fcmp oeq double %a1, %a2
28 uint64_t test_vcgtd_u64(uint64_t a1, uint64_t a2) {
30 return vcgtd_u64(a1, a2);
31 // CHECK: [[BIT:%[0-9a-zA-Z.]+]] = icmp ugt i64 %a1, %a2
35 uint64_t test_vcled_u64(uint64_t a1, uint64_t a2) {
37 return vcled_u64(a1, a2);
38 // CHECK: [[BIT:%[0-9a-zA-Z.]+]] = icmp ule i64 %a1, %a2
42 int64_t test_vceqzd_s64(int64_t a1) {
44 return vceqzd_s64(a1);
45 // CHECK: [[BIT:%[0-9a-zA-Z.]+]] = icmp eq i64 %a1, 0
49 uint64x2_t test_vceqq_u64(uint64x2_t a1, uint64x2_t a2) {
51 return vceqq_u64(a1, a2);
52 // CHECK: icmp eq <2 x i64> %a1, %a2
55 uint64x2_t test_vcgeq_s64(int64x2_t a1, int64x2_t a2) {
57 return vcgeq_s64(a1, a2);
58 // CHECK: icmp sge <2 x i64> %a1, %a2
61 uint64x2_t test_vcgeq_u64(uint64x2_t a1, uint64x2_t a2) {
63 return vcgeq_u64(a1, a2);
64 // CHECK: icmp uge <2 x i64> %a1, %a2
67 uint64x2_t test_vcgtq_s64(int64x2_t a1, int64x2_t a2) {
69 return vcgtq_s64(a1, a2);
70 // CHECK: icmp sgt <2 x i64> %a1, %a2
73 uint64x2_t test_vcgtq_u64(uint64x2_t a1, uint64x2_t a2) {
75 return vcgtq_u64(a1, a2);
76 // CHECK: icmp ugt <2 x i64> %a1, %a2
79 uint64x2_t test_vcleq_s64(int64x2_t a1, int64x2_t a2) {
81 return vcleq_s64(a1, a2);
82 // CHECK: icmp sle <2 x i64> %a1, %a2
85 uint64x2_t test_vcleq_u64(uint64x2_t a1, uint64x2_t a2) {
87 return vcleq_u64(a1, a2);
88 // CHECK: icmp ule <2 x i64> %a1, %a2
91 uint64x2_t test_vcltq_s64(int64x2_t a1, int64x2_t a2) {
93 return vcltq_s64(a1, a2);
94 // CHECK: icmp slt <2 x i64> %a1, %a2
97 uint64x2_t test_vcltq_u64(uint64x2_t a1, uint64x2_t a2) {
99 return vcltq_u64(a1, a2);
100 // CHECK: icmp ult <2 x i64> %a1, %a2
103 int64x2_t test_vqabsq_s64(int64x2_t a1) {
105 return vqabsq_s64(a1);
106 // CHECK: llvm.aarch64.neon.sqabs.v2i64(<2 x i64> %a1)