Lines Matching refs:getOperand

194     ARM_AM::AMSubMode Mode = (ARM_AM::AMSubMode)MI.getOperand(OpIdx).getImm();
269 return MI.getOperand(Op).getReg() == ARM::CPSR;
277 const MCOperand &MO = MI.getOperand(Op);
311 unsigned SoImm = MI.getOperand(Op).getImm();
344 return 64 - MI.getOperand(Op).getImm();
541 const MCOperand &MO = MI.getOperand(OpIdx);
542 const MCOperand &MO1 = MI.getOperand(OpIdx + 1);
571 const MCOperand &MO = MI.getOperand(OpIdx);
608 const MCOperand MO = MI.getOperand(OpIdx);
621 const MCOperand MO = MI.getOperand(OpIdx);
633 const MCOperand MO = MI.getOperand(OpIdx);
645 const MCOperand MO = MI.getOperand(OpIdx);
657 const MCOperand MO = MI.getOperand(OpIdx);
668 const MCOperand &MCOp1 = MI.getOperand(i);
669 const MCOperand &MCOp2 = MI.getOperand(i + 1);
700 const MCOperand MO = MI.getOperand(OpIdx);
716 const MCOperand MO = MI.getOperand(OpIdx);
731 const MCOperand MO = MI.getOperand(OpIdx);
745 const MCOperand MO = MI.getOperand(OpIdx);
774 const MCOperand MO = MI.getOperand(OpIdx);
815 const MCOperand MO = MI.getOperand(OpIdx);
835 const MCOperand MO = MI.getOperand(OpIdx);
851 const MCOperand &MO1 = MI.getOperand(OpIdx);
852 const MCOperand &MO2 = MI.getOperand(OpIdx + 1);
869 const MCOperand &MO = MI.getOperand(OpIdx);
924 int32_t Imm8 = MI.getOperand(OpIdx).getImm();
953 const MCOperand &MO = MI.getOperand(OpIdx);
990 const MCOperand &MO = MI.getOperand(OpIdx);
991 const MCOperand &MO1 = MI.getOperand(OpIdx + 1);
1003 const MCOperand &MO = MI.getOperand(OpIdx);
1057 const MCOperand &MO = MI.getOperand(OpIdx);
1058 const MCOperand &MO1 = MI.getOperand(OpIdx+1);
1059 const MCOperand &MO2 = MI.getOperand(OpIdx+2);
1095 const MCOperand &MO = MI.getOperand(OpIdx);
1109 const MCOperand &MO = MI.getOperand(OpIdx);
1110 const MCOperand &MO1 = MI.getOperand(OpIdx+1);
1131 const MCOperand &MO = MI.getOperand(OpIdx);
1132 const MCOperand &MO1 = MI.getOperand(OpIdx+1);
1145 const MCOperand &MO = MI.getOperand(OpIdx);
1146 const MCOperand &MO1 = MI.getOperand(OpIdx+1);
1166 const MCOperand &MO = MI.getOperand(OpIdx);
1167 const MCOperand &MO1 = MI.getOperand(OpIdx+1);
1168 const MCOperand &MO2 = MI.getOperand(OpIdx+2);
1200 const MCOperand &MO1 = MI.getOperand(OpIdx + 1);
1201 assert(MI.getOperand(OpIdx).getReg() == ARM::SP &&
1217 const MCOperand &MO = MI.getOperand(OpIdx);
1218 const MCOperand &MO1 = MI.getOperand(OpIdx + 1);
1229 const MCOperand MO = MI.getOperand(OpIdx);
1246 const MCOperand &MO = MI.getOperand(OpIdx);
1289 const MCOperand &MO = MI.getOperand(OpIdx);
1290 const MCOperand &MO1 = MI.getOperand(OpIdx + 1);
1291 const MCOperand &MO2 = MI.getOperand(OpIdx + 2);
1335 const MCOperand &MO = MI.getOperand(OpIdx);
1336 const MCOperand &MO1 = MI.getOperand(OpIdx + 1);
1374 const MCOperand &MO1 = MI.getOperand(OpNum);
1375 const MCOperand &MO2 = MI.getOperand(OpNum+1);
1376 const MCOperand &MO3 = MI.getOperand(OpNum+2);
1393 const MCOperand &MO1 = MI.getOperand(OpNum);
1394 const MCOperand &MO2 = MI.getOperand(OpNum+1);
1415 const MCOperand &MO1 = MI.getOperand(OpNum);
1432 const MCOperand &MO1 = MI.getOperand(OpNum);
1457 const MCOperand &MO = MI.getOperand(OpIdx);
1458 const MCOperand &MO1 = MI.getOperand(OpIdx + 1);
1494 const MCOperand &MO = MI.getOperand(Op);
1512 unsigned Reg = MI.getOperand(Op).getReg();
1529 unsigned RegNo = CTX.getRegisterInfo()->getEncodingValue(MI.getOperand(I).getReg());
1543 const MCOperand &Reg = MI.getOperand(Op);
1544 const MCOperand &Imm = MI.getOperand(Op + 1);
1567 const MCOperand &Reg = MI.getOperand(Op);
1568 const MCOperand &Imm = MI.getOperand(Op + 1);
1594 const MCOperand &Reg = MI.getOperand(Op);
1595 const MCOperand &Imm = MI.getOperand(Op + 1);
1615 const MCOperand &MO = MI.getOperand(Op);
1624 return 8 - MI.getOperand(Op).getImm();
1631 return 16 - MI.getOperand(Op).getImm();
1638 return 32 - MI.getOperand(Op).getImm();
1645 return 64 - MI.getOperand(Op).getImm();