Lines Matching refs:TESTINSN_imm

52 #define TESTINSN_imm(instruction, QD, imm) \
642 TESTINSN_imm("vmov.i32 d0", d0, 0x7);
643 TESTINSN_imm("vmov.i16 d1", d1, 0x7);
644 TESTINSN_imm("vmov.i8 d2", d2, 0x7);
645 TESTINSN_imm("vmov.i32 d5", d5, 0x700);
646 TESTINSN_imm("vmov.i16 d7", d7, 0x700);
647 TESTINSN_imm("vmov.i32 d10", d10, 0x70000);
648 TESTINSN_imm("vmov.i32 d12", d12, 0x7000000);
649 TESTINSN_imm("vmov.i32 d13", d13, 0x7FF);
650 TESTINSN_imm("vmov.i32 d14", d14, 0x7FFFF);
651 TESTINSN_imm("vmov.i64 d15", d15, 0xFF0000FF00FFFF00);
652 TESTINSN_imm("vmov.f32 d0", d0, 0.328125);
653 TESTINSN_imm("vmov.f32 d0", d0, -0.328125);
657 TESTINSN_imm("vmvn.i32 d0", d0, 0x7);
658 TESTINSN_imm("vmvn.i16 d1", d1, 0x7);
659 TESTINSN_imm("vmvn.i8 d2", d2, 0x7);
660 TESTINSN_imm("vmvn.i32 d5", d5, 0x700);
661 TESTINSN_imm("vmvn.i16 d7", d7, 0x700);
662 TESTINSN_imm("vmvn.i32 d10", d10, 0x70000);
663 TESTINSN_imm("vmvn.i32 d13", d13, 0x7000000);
664 TESTINSN_imm("vmvn.i32 d11", d11, 0x7FF);
665 TESTINSN_imm("vmvn.i32 d14", d14, 0x7FFFF);
666 TESTINSN_imm("vmvn.i64 d15", d15, 0xFF0000FF00FFFF00);
670 TESTINSN_imm("vorr.i32 d0", d0, 0x7);
671 TESTINSN_imm("vorr.i16 d2", d2, 0x7);
672 TESTINSN_imm("vorr.i32 d8", d8, 0x700);
673 TESTINSN_imm("vorr.i16 d6", d6, 0x700);
674 TESTINSN_imm("vorr.i32 d14", d14, 0x70000);
675 TESTINSN_imm("vorr.i32 d15", d15, 0x7000000);
679 TESTINSN_imm("vbic.i32 d0", d0, 0x7);
680 TESTINSN_imm("vbic.i16 d3", d3, 0x7);
681 TESTINSN_imm("vbic.i32 d5", d5, 0x700);
682 TESTINSN_imm("vbic.i16 d8", d8, 0x700);
683 TESTINSN_imm("vbic.i32 d10", d10, 0x70000);
684 TESTINSN_imm("vbic.i32 d15", d15, 0x7000000);