Lines Matching refs:arg1

925       if (e->Iex.Binop.op == Iop_Sub32 && isZeroU32(e->Iex.Binop.arg1)) {
954 HReg reg = iselIntExpr_R(env, e->Iex.Binop.arg1);
993 HReg regL = iselIntExpr_R(env, e->Iex.Binop.arg1);
1040 HReg src1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1052 HReg hi8s = iselIntExpr_R(env, e->Iex.Binop.arg1);
1065 HReg hi16s = iselIntExpr_R(env, e->Iex.Binop.arg1);
1079 HReg a16s = iselIntExpr_R(env, e->Iex.Binop.arg1);
1099 HReg fL = iselDblExpr(env, e->Iex.Binop.arg1);
1128 set_FPU_rounding_mode( env, e->Iex.Binop.arg1 );
1567 && e->Iex.Binop.arg1->tag == Iex_Binop
1568 && e->Iex.Binop.arg1->Iex.Binop.op == Iop_Add32
1569 && e->Iex.Binop.arg1->Iex.Binop.arg2->tag == Iex_Binop
1570 && e->Iex.Binop.arg1->Iex.Binop.arg2->Iex.Binop.op == Iop_Shl32
1571 && e->Iex.Binop.arg1
1573 && e->Iex.Binop.arg1
1575 UInt shift = e->Iex.Binop.arg1
1579 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1->Iex.Binop.arg1);
1580 HReg r2 = iselIntExpr_R(env, e->Iex.Binop.arg1
1581 ->Iex.Binop.arg2->Iex.Binop.arg1 );
1595 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1596 HReg r2 = iselIntExpr_R(env, e->Iex.Binop.arg2->Iex.Binop.arg1 );
1606 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1939 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1947 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1968 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1988 && e->Iex.Binop.arg1->tag == Iex_CCall
1990 IRExpr* cal = e->Iex.Binop.arg1;
2022 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
2044 iselInt64Expr( &hi1, &lo1, env, e->Iex.Binop.arg1 );
2195 X86RM* rmLeft = iselIntExpr_RM(env, e->Iex.Binop.arg1);
2217 iselInt64Expr(&sHi,&sLo, env, e->Iex.Binop.arg1);
2238 iselInt64Expr(&xHi, &xLo, env, e->Iex.Binop.arg1);
2260 iselInt64Expr(&xHi, &xLo, env, e->Iex.Binop.arg1);
2274 iselInt64Expr(&xHi, &xLo, env, e->Iex.Binop.arg1);
2292 *rHi = iselIntExpr_R(env, e->Iex.Binop.arg1);
2322 iselInt64Expr(&sHi,&sLo, env, e->Iex.Binop.arg1);
2364 iselInt64Expr(&sHi,&sLo, env, e->Iex.Binop.arg1);
2407 set_FPU_rounding_mode( env, e->Iex.Binop.arg1 );
2541 iselInt64Expr(&xHi, &xLo, env, e->Iex.Binop.arg1);
2581 iselInt64Expr(&xHi, &xLo, env, e->Iex.Binop.arg1);
2911 set_FPU_rounding_mode( env, e->Iex.Binop.arg1 );
2948 set_FPU_rounding_mode( env, e->Iex.Binop.arg1 );
3103 set_FPU_rounding_mode( env, e->Iex.Binop.arg1 );
3122 set_FPU_rounding_mode( env, e->Iex.Binop.arg1 );
3508 HReg srcV = iselVecExpr(env, e->Iex.Binop.arg1);
3521 HReg srcV = iselVecExpr(env, e->Iex.Binop.arg1);
3549 iselInt64Expr(&r3, &r2, env, e->Iex.Binop.arg1);
3566 HReg argL = iselVecExpr(env, e->Iex.Binop.arg1);
3582 HReg argL = iselVecExpr(env, e->Iex.Binop.arg1);
3602 HReg argL = iselVecExpr(env, e->Iex.Binop.arg1);
3621 HReg argL = iselVecExpr(env, e->Iex.Binop.arg1);
3690 HReg arg1 = iselVecExpr(env, e->Iex.Binop.arg1);
3697 addInstr(env, X86Instr_SseReRg(op, arg1, dst));
3699 addInstr(env, mk_vMOVsd_RR(arg1, dst));
3714 HReg greg = iselVecExpr(env, e->Iex.Binop.arg1);
3742 HReg argL = iselVecExpr(env, e->Iex.Binop.arg1);