Searched refs:d2 (Results 1 - 15 of 15) sorted by relevance

/art/runtime/interpreter/mterp/arm/
H A Dop_long_to_double.S5 * Note: The result will be returned in d2.
17 vcvt.f64.u32 d2, s0 @ d2<- (double)(vAAl)
19 vmla.f64 d2, d1, d3 @ d2<- vAAh*2^32 + vAAl
22 vstr.64 d2, [r9] @ vAA<- d2
H A DfbinopWide2addr.S4 * "d2 = d0 op d1".
18 $instr @ d2<- op
20 fstd d2, [r9] @ vAA<- d2
H A DfbinopWide.S4 * "d2 = d0 op d1".
22 fstd d2, [r9] @ vAA<- d2
/art/test/705-register-conflict/src/
H A DMain.java28 double d0 = 0, d1 = 0, d2 = 0, d3 = 0, d4 = 0, d5 = 0, d6 = 0, d7 = 0;
35 d2 = d1 + 1;
36 d3 = d2 + 1;
68 return d0 + d1 + d2 + d3 + d4 + d5 + d6 + d7
/art/runtime/arch/arm64/
H A Djni_entrypoints_arm64.S31 stp d2, d3, [sp, #-16]!
47 ldp d2, d3, [sp], #16
H A Dquick_entrypoints_arm64.S191 stp d2, d3, [sp, #32]
272 ldp d2, d3, [sp, #32]
777 LOADREG x15 8 d2 .LfillRegisters
902 LOADREG x15 8 d2 .LfillRegisters2
1024 ldp d2, d3, [x1], #16
1975 ldp d2, d3, [sp, #80]
/art/test/703-floating-point-div/src/
H A DMain.java36 double d2 = -2.0;
47 expectEquals(Double.doubleToRawLongBits(dPi/d2), 0xbff921fb54442d18L);
/art/test/080-oom-throw/src/
H A DMain.java40 double d1, d2, d3, d4, d5, d6, d7, d8; // Bloat this object so we fill the heap faster. field in class:Main.InstanceMemEater
/art/tools/dmtracedump/
H A Dtracedump.cc2327 void createDiff(DataKeys* d1, DataKeys* d2) { argument
2329 MethodEntry** methods2 = parseMethodEntries(d2);
2337 qsort(methods2, d2->numMethods, sizeof(MethodEntry*), compareElapsedInclusive);
2338 for (int32_t i = 0; i < d2->numMethods; ++i) {
2342 int32_t max = (d1->numMethods < d2->numMethods) ? d2->numMethods : d1->numMethods;
2349 // d1->numMethods, d2->numMethods);
2354 int32_t match = findMatch(methods2, d2->numMethods, methods1[i]);
2496 for (int32_t i = 0; i < d2->numMethods; ++i) {
2595 DataKeys* d2 local
[all...]
/art/compiler/optimizing/
H A Dcode_generator_arm64.h45 vixl::d0, vixl::d1, vixl::d2, vixl::d3, vixl::d4, vixl::d5, vixl::d6, vixl::d7
107 { vixl::d0, vixl::d1, vixl::d2, vixl::d3, vixl::d4, vixl::d5, vixl::d6, vixl::d7 };
/art/test/700-LoadArgRegs/src/
H A DMain.java273 static void testMore(int i1, double d1, double d2, double d3, double d4, double d5, double d6, double d7, double d8, double d9, int i2, int i3, int i4, int i5, int i6) { argument
274 System.out.println(i1+", "+d1+", "+d2+", "+d3+", "+d4+", "+d5+", "+d6+", "+d7+", "+d8+", "+d9+", "+i2+", "+i3+", "+i4+", "+i5+", "+i6);
/art/runtime/interpreter/mterp/out/
H A Dmterp_arm64.S1249 GET_VREG_WIDE d2, w3
1251 fcmp d1, d2
1275 GET_VREG_WIDE d2, w3
1277 fcmp d1, d2
4635 GET_VREG_WIDE d2, w2 // w2<- vCC
4638 cbz d2, common_errDivideByZero // is second operand zero?
4642 fadd d0, d1, d2 // d0<- op, w0-w4 changed
4671 GET_VREG_WIDE d2, w2 // w2<- vCC
4674 cbz d2, common_errDivideByZero // is second operand zero?
4678 fsub d0, d1, d2 // d
[all...]
H A Dmterp_arm.S3615 * Note: The result will be returned in d2.
3627 vcvt.f64.u32 d2, s0 @ d2<- (double)(vAAl)
3629 vmla.f64 d2, d1, d3 @ d2<- vAAh*2^32 + vAAl
3632 vstr.64 d2, [r9] @ vAA<- d2
4930 * "d2 = d0 op d1".
4944 faddd d2, d0, d1 @ s2<- op
4948 fstd d2, [r
[all...]
/art/test/083-compiler-regressions/src/
H A DMain.java108 double d2 = Math.round(d1);
109 if (d1 == d2) {
112 System.out.println("b17411468 fails: Math.round(" + d1 + ") returned " + d2);
5343 double d2 = 2;
7341 d2 = d1;
7343 d3 = d2;
/art/compiler/utils/arm64/
H A Dmanaged_register_arm64_test.cc673 EXPECT_TRUE(vixl::d2.Is(Arm64Assembler::reg_d(D2)));

Completed in 775 milliseconds