Searched refs:dst3 (Results 1 - 25 of 40) sorted by relevance

12

/external/libvpx/libvpx/vpx_dsp/mips/
H A Dvpx_convolve_avg_msa.c18 v16u8 dst0, dst1, dst2, dst3; local
25 LD_UB4(dst, dst_stride, dst0, dst1, dst2, dst3);
27 AVER_UB4_UB(src0, dst0, src1, dst1, src2, dst2, src3, dst3, dst0, dst1,
28 dst2, dst3);
33 out3 = __msa_copy_u_w((v4i32)dst3, 0);
61 v16u8 dst0, dst1, dst2, dst3; local
66 LD_UB4(dst, dst_stride, dst0, dst1, dst2, dst3);
68 AVER_UB4_UB(src0, dst0, src1, dst1, src2, dst2, src3, dst3, dst0, dst1,
69 dst2, dst3);
74 out3 = __msa_copy_u_d((v2i64)dst3,
84 v16u8 dst0, dst1, dst2, dst3, dst4, dst5, dst6, dst7; local
106 v16u8 dst0, dst1, dst2, dst3, dst4, dst5, dst6, dst7; local
147 v16u8 dst0, dst1, dst2, dst3, dst4, dst5, dst6, dst7; local
[all...]
H A Dvpx_convolve8_avg_vert_msa.c21 v16u8 dst0, dst1, dst2, dst3, out; local
46 LD_UB4(dst, dst_stride, dst0, dst1, dst2, dst3);
58 ILVR_W2_UB(dst1, dst0, dst3, dst2, dst0, dst2);
79 v16u8 dst0, dst1, dst2, dst3; local
101 LD_UB4(dst, dst_stride, dst0, dst1, dst2, dst3);
115 CONVERT_UB_AVG_ST8x4_UB(out0, out1, out2, out3, dst0, dst1, dst2, dst3, dst,
140 v16u8 dst0, dst1, dst2, dst3, tmp0, tmp1, tmp2, tmp3; local
167 LD_UB4(dst_tmp, dst_stride, dst0, dst1, dst2, dst3);
196 AVER_UB4_UB(tmp0, dst0, tmp1, dst1, tmp2, dst2, tmp3, dst3, dst0, dst1,
197 dst2, dst3);
250 v16u8 dst0, dst1, dst2, dst3, out, filt0, src2110, src4332; local
283 v16u8 dst0, dst1, dst2, dst3, dst4, dst5, dst6, dst7; local
333 v16u8 dst0, dst1, dst2, dst3, vec0, vec1, vec2, vec3, filt0; local
357 v16u8 dst1, dst2, dst3, dst4, dst5, dst6, dst7, dst8; local
413 v16u8 src0, src1, src2, src3, src4, dst0, dst1, dst2, dst3, filt0; local
463 v16u8 dst0, dst1, dst2, dst3, dst4, dst5, dst6, dst7; local
535 v16u8 dst0, dst1, dst2, dst3, dst4, dst5, dst6, dst7; local
[all...]
H A Dvpx_convolve8_avg_horiz_msa.c20 v16u8 dst0, dst1, dst2, dst3, res2, res3; local
39 LD_UB4(dst, dst_stride, dst0, dst1, dst2, dst3);
43 ILVR_W2_UB(dst1, dst0, dst3, dst2, dst0, dst2);
55 v16u8 dst0, dst1, dst2, dst3, dst4, dst5, dst6, dst7; local
72 LD_UB8(dst, dst_stride, dst0, dst1, dst2, dst3, dst4, dst5, dst6, dst7);
85 ILVR_W4_UB(dst1, dst0, dst3, dst2, dst5, dst4, dst7, dst6, dst0, dst2, dst4,
109 v16u8 mask0, mask1, mask2, mask3, dst0, dst1, dst2, dst3; local
130 LD_UB4(dst, dst_stride, dst0, dst1, dst2, dst3);
133 CONVERT_UB_AVG_ST8x4_UB(out0, out1, out2, out3, dst0, dst1, dst2, dst3, dst,
313 v16u8 filt0, dst0, dst1, dst2, dst3, vec local
339 v16u8 dst0, dst1, dst2, dst3, dst4, dst5, dst6, dst7; local
382 v16u8 filt0, dst0, dst1, dst2, dst3; local
406 v16u8 filt0, dst0, dst1, dst2, dst3; local
483 v16u8 filt0, dst0, dst1, dst2, dst3; local
550 v16u8 filt0, dst0, dst1, dst2, dst3; local
599 v16u8 filt0, dst0, dst1, dst2, dst3; local
[all...]
H A Dvpx_convolve8_avg_msa.c20 v16u8 dst0, dst1, dst2, dst3, mask0, mask1, mask2, mask3, tmp0, tmp1; local
62 LD_UB4(dst, dst_stride, dst0, dst1, dst2, dst3);
76 ILVR_W2_UB(dst1, dst0, dst3, dst2, dst0, dst2);
100 v16u8 dst0, dst1, dst2, dst3, mask0, mask1, mask2, mask3; local
147 LD_UB4(dst, dst_stride, dst0, dst1, dst2, dst3);
175 CONVERT_UB_AVG_ST8x4_UB(tmp0, tmp1, tmp2, tmp3, dst0, dst1, dst2, dst3, dst,
230 v16u8 dst0, dst1, dst2, dst3, res0, res1; local
251 LD_UB4(dst, dst_stride, dst0, dst1, dst2, dst3);
252 ILVR_W2_UB(dst1, dst0, dst3, dst2, dst0, dst2);
265 v16u8 dst0, dst1, dst2, dst3, dst local
325 v16u8 filt_hz, filt_vt, dst0, dst1, dst2, dst3, vec0, vec1, vec2, vec3; local
369 v16u8 filt_hz, filt_vt, vec0, dst0, dst1, dst2, dst3; local
434 v16u8 filt_hz, filt_vt, vec0, vec1, dst0, dst1, dst2, dst3; local
[all...]
H A Dtxfm_macros_msa.h41 dst1, dst2, dst3) \
55 dst1, dst2, dst3); \
H A Dvpx_convolve_msa.h113 #define PCKEV_AVG_ST8x4_UB(in1, dst0, in2, dst1, in3, dst2, in4, dst3, pdst, \
119 PCKEV_D2_UB(dst1, dst0, dst3, dst2, tmp2_m, tmp3_m); \
H A Didct16x16_msa.c267 v16u8 dst0, dst1, dst2, dst3, tmp0, tmp1, tmp2, tmp3; local
276 LD_UB4(dst, dst_stride, dst0, dst1, dst2, dst3);
280 UNPCK_UB_SH(dst3, res3, res7);
332 v16u8 dst0, dst1, dst2, dst3, dst4, dst5, dst6, dst7; local
467 dst3 = LD_UB(dst + 8 * dst_stride);
468 ILVR_B2_SH(zero, dst2, zero, dst3, res2, res3);
H A Didct32x32_msa.c700 v16u8 dst0, dst1, dst2, dst3, tmp0, tmp1, tmp2, tmp3; local
711 LD_UB2(dst + dst_stride, 16, dst2, dst3);
716 UNPCK_UB_SH(dst3, res3, res7);
/external/libyuv/files/source/
H A Drotate_msa.cc84 v16u8 src0, src1, src2, src3, dst0, dst1, dst2, dst3, vec0, vec1, vec2, vec3; local
134 ILVRL_D(res0, res8, res1, res9, dst0, dst1, dst2, dst3);
135 ST_UB4(dst0, dst1, dst2, dst3, dst, dst_stride);
139 ILVRL_D(res2, res8, res3, res9, dst0, dst1, dst2, dst3);
140 ST_UB4(dst0, dst1, dst2, dst3, dst, dst_stride);
144 ILVRL_D(res4, res8, res5, res9, dst0, dst1, dst2, dst3);
145 ST_UB4(dst0, dst1, dst2, dst3, dst, dst_stride);
149 ILVRL_D(res6, res8, res7, res9, dst0, dst1, dst2, dst3);
150 ST_UB4(dst0, dst1, dst2, dst3, dst, dst_stride);
165 v16u8 src0, src1, src2, src3, dst0, dst1, dst2, dst3, vec local
[all...]
H A Drow_msa.cc291 v16u8 dst0, dst1, dst2, dst3; local
297 VSHF_B2_UB(src3, src3, src2, src2, shuffler, shuffler, dst3, dst2);
299 ST_UB4(dst0, dst1, dst2, dst3, dst, 16);
308 v16u8 dst0, dst1, dst2, dst3; local
314 VSHF_B2_UB(src3, src3, src2, src2, shuffler, shuffler, dst3, dst2);
316 ST_UB4(dst0, dst1, dst2, dst3, dst, 16);
1477 v16u8 dst0, dst1, dst2, dst3; local
1493 dst3 = (v16u8)__msa_ilvl_b((v16i8)vec3, (v16i8)vec1);
1494 ST_UB4(dst0, dst1, dst2, dst3, dst_argb, 16);
1507 v16u8 dst0, dst1, dst2, dst3; local
1554 v16u8 res0, res1, res2, res3, dst0, dst1, dst2, dst3; local
1599 v16u8 dst0, dst1, dst2, dst3; local
1624 v16u8 dst0, dst1, dst2, dst3; local
2335 v16u8 src0, src1, vec0, dst0, dst1, dst2, dst3; local
2385 v16u8 reg0, reg1, dst0, dst1, dst2, dst3; local
2727 v16u8 src0, res0, res1, res2, res3, res4, dst0, dst1, dst2, dst3; local
2779 v16u8 src0, vec0, vec1, vec2, vec3, dst0, dst1, dst2, dst3; local
[all...]
/external/skia/samplecode/
H A DSamplePolyToPoly.cpp147 const int dst3[] = { 0, 0, 96, 0, 24, 64 }; local
148 doDraw(canvas, &paint, src3, dst3, 3);
/external/libvpx/libvpx/vp8/common/mips/msa/
H A Dmfqe_msa.c73 v16i8 dst0, dst1, dst2, dst3; local
84 LD_SB4(dst_ptr, dst_stride, dst0, dst1, dst2, dst3);
117 UNPCK_UB_SH(dst3, dst_r, dst_l);
/external/libvpx/libvpx/vp9/common/mips/msa/
H A Dvp9_mfqe_msa.c72 v16i8 src0, src1, src2, src3, dst0, dst1, dst2, dst3; local
81 LD_SB4(dst_ptr, dst_stride, dst0, dst1, dst2, dst3);
114 UNPCK_UB_SH(dst3, dst_r, dst_l);
/external/webp/src/dsp/
H A Ddec_sse2.c150 __m128i dst0, dst1, dst2, dst3; local
156 dst3 = _mm_loadl_epi64((__m128i*)(dst + 3 * BPS));
162 dst3 = _mm_cvtsi32_si128(WebPMemToUint32(dst + 3 * BPS));
168 dst3 = _mm_unpacklo_epi8(dst3, zero);
173 dst3 = _mm_add_epi16(dst3, T3);
178 dst3 = _mm_packus_epi16(dst3, dst3);
217 __m128i dst3 = _mm_cvtsi32_si128(WebPMemToUint32(dst + 3 * BPS)); local
[all...]
H A Dlossless_enc_sse2.c403 const __m128i dst3 = _mm_unpackhi_epi16(in_hi, ff); local
407 _mm_storeu_si128((__m128i*)&dst[12], dst3);
H A Drescaler_msa.c60 dst0, dst1, dst2, dst3) do { \
74 PCKEV_W2_UW(out1, out0, out3, out2, dst2, dst3); \
/external/dng_sdk/source/
H A Ddng_image.cpp358 dng_rect dst3 (dng_rect (splitV,
363 if (dst3.NotEmpty ())
368 temp.fArea = dst3 + (srcArea.TL () -
372 temp.fData = buffer.DirtyPixel (dst3.t,
373 dst3.l,
/external/skia/gm/
H A Dpoly2poly.cpp262 const int dst3[] = { 0, 0, 96, 0, 24, 64 }; variable
263 doDraw(canvas, &paint, src3, dst3, 3);
H A Dimage.cpp90 SkRect dst1, dst2, dst3, dst4; local
93 dst3.set(0, 400, 65, 465);
98 canvas->drawImageRect(imgR, src3, dst3, usePaint ? &paint : nullptr);
/external/libhevc/common/x86/
H A Dihevc_inter_pred_filters_sse42_intr.c309 WORD32 dst0, dst1, dst2, dst3; local
323 dst3 = _mm_cvtsi128_si32(src3_16x8b);
329 *(WORD32 *)(&pu1_dst[3 * dst_strd]) = dst3; /* row =3 */
H A Dihevc_weighted_pred_sse42_intr.c123 WORD32 dst0, dst1, dst2, dst3; local
338 dst3 = _mm_cvtsi128_si32(src_temp3_4x32b);
343 *(WORD32 *)(&pu1_dst[3 * dst_strd]) = dst3;
819 WORD32 dst0, dst1, dst2, dst3;
892 dst3 = _mm_cvtsi128_si32(src_temp3_4x32b);
898 *(WORD32 *) (&pu1_dst[3*dst_strd]) = dst3;
1978 WORD32 dst0, dst1, dst2, dst3; local
2032 dst3 = _mm_cvtsi128_si32(src_temp4_8x16b);
2037 *(WORD32 *)(&pu1_dst[3 * dst_strd]) = dst3;
H A Dihevc_weighted_pred_ssse3_intr.c259 WORD32 dst0, dst1, dst2, dst3; local
328 dst3 = _mm_cvtsi128_si32(res_temp3_4x32b);
333 *(WORD32 *)(&pu1_dst[3 * dst_strd]) = dst3;
1492 WORD32 dst0, dst1, dst2, dst3; local
1546 dst3 = _mm_cvtsi128_si32(src_temp4_8x16b);
1551 *(WORD32 *)(&pu1_dst[3 * dst_strd]) = dst3;
1891 WORD32 dst0, dst1, dst2, dst3; local
1944 dst3 = _mm_cvtsi128_si32(src_temp4_8x16b);
1949 *(WORD32 *)(&pu1_dst[3 * dst_strd]) = dst3;
/external/vixl/src/aarch64/
H A Dmacro-assembler-aarch64.cc1904 const CPURegister& dst3) {
1908 VIXL_ASSERT(!AreAliased(dst0, dst1, dst2, dst3));
1909 VIXL_ASSERT(AreSameSizeAndType(dst0, dst1, dst2, dst3));
1912 int count = 1 + dst1.IsValid() + dst2.IsValid() + dst3.IsValid();
1916 PopHelper(count, size, dst0, dst1, dst2, dst3);
2059 const CPURegister& dst3) {
2066 VIXL_ASSERT(AreSameSizeAndType(dst0, dst1, dst2, dst3));
2073 VIXL_ASSERT(dst1.IsNone() && dst2.IsNone() && dst3.IsNone());
2077 VIXL_ASSERT(dst2.IsNone() && dst3.IsNone());
2081 VIXL_ASSERT(dst3
1901 Pop(const CPURegister& dst0, const CPURegister& dst1, const CPURegister& dst2, const CPURegister& dst3) argument
2054 PopHelper(int count, int size, const CPURegister& dst0, const CPURegister& dst1, const CPURegister& dst2, const CPURegister& dst3) argument
[all...]
H A Dlogic-aarch64.cc474 LogicVRegister dst3,
478 dst3.ClearForWrite(vform);
485 dst3.ReadUintFromMem(vform, i, addr3);
496 LogicVRegister dst3,
501 dst3.ClearForWrite(vform);
506 dst3.ReadUintFromMem(vform, index, addr3);
513 LogicVRegister dst3,
517 dst3.ClearForWrite(vform);
523 dst3.ReadUintFromMem(vform, i, addr3);
531 LogicVRegister dst3,
471 ld3(VectorFormat vform, LogicVRegister dst1, LogicVRegister dst2, LogicVRegister dst3, uint64_t addr1) argument
493 ld3(VectorFormat vform, LogicVRegister dst1, LogicVRegister dst2, LogicVRegister dst3, int index, uint64_t addr1) argument
510 ld3r(VectorFormat vform, LogicVRegister dst1, LogicVRegister dst2, LogicVRegister dst3, uint64_t addr) argument
528 ld4(VectorFormat vform, LogicVRegister dst1, LogicVRegister dst2, LogicVRegister dst3, LogicVRegister dst4, uint64_t addr1) argument
555 ld4(VectorFormat vform, LogicVRegister dst1, LogicVRegister dst2, LogicVRegister dst3, LogicVRegister dst4, int index, uint64_t addr1) argument
576 ld4r(VectorFormat vform, LogicVRegister dst1, LogicVRegister dst2, LogicVRegister dst3, LogicVRegister dst4, uint64_t addr) argument
640 st3(VectorFormat vform, LogicVRegister dst, LogicVRegister dst2, LogicVRegister dst3, uint64_t addr) argument
659 st3(VectorFormat vform, LogicVRegister dst, LogicVRegister dst2, LogicVRegister dst3, int index, uint64_t addr) argument
672 st4(VectorFormat vform, LogicVRegister dst, LogicVRegister dst2, LogicVRegister dst3, LogicVRegister dst4, uint64_t addr) argument
695 st4(VectorFormat vform, LogicVRegister dst, LogicVRegister dst2, LogicVRegister dst3, LogicVRegister dst4, int index, uint64_t addr) argument
[all...]
/external/v8/src/arm64/
H A Dmacro-assembler-arm64.cc896 const CPURegister& dst2, const CPURegister& dst3) {
899 DCHECK(!AreAliased(dst0, dst1, dst2, dst3));
900 DCHECK(AreSameSizeAndType(dst0, dst1, dst2, dst3));
903 int count = 1 + dst1.IsValid() + dst2.IsValid() + dst3.IsValid();
906 PopHelper(count, size, dst0, dst1, dst2, dst3);
912 const CPURegister& dst2, const CPURegister& dst3,
917 DCHECK(!AreAliased(dst0, dst1, dst2, dst3, dst4, dst5, dst6, dst7));
918 DCHECK(AreSameSizeAndType(dst0, dst1, dst2, dst3, dst4, dst5, dst6, dst7));
924 PopHelper(4, size, dst0, dst1, dst2, dst3);
1023 const CPURegister& dst3 local
895 Pop(const CPURegister& dst0, const CPURegister& dst1, const CPURegister& dst2, const CPURegister& dst3) argument
911 Pop(const CPURegister& dst0, const CPURegister& dst1, const CPURegister& dst2, const CPURegister& dst3, const CPURegister& dst4, const CPURegister& dst5, const CPURegister& dst6, const CPURegister& dst7) argument
1155 PopHelper(int count, int size, const CPURegister& dst0, const CPURegister& dst1, const CPURegister& dst2, const CPURegister& dst3) argument
[all...]

Completed in 540 milliseconds

12