Lines Matching refs:wn

737                        const Register& wn,
739 VIXL_ASSERT(wd.Is32Bits() && wn.Is32Bits() && wm.Is32Bits());
740 Emit(SF(wm) | Rm(wm) | CRC32B | Rn(wn) | Rd(wd));
745 const Register& wn,
747 VIXL_ASSERT(wd.Is32Bits() && wn.Is32Bits() && wm.Is32Bits());
748 Emit(SF(wm) | Rm(wm) | CRC32H | Rn(wn) | Rd(wd));
753 const Register& wn,
755 VIXL_ASSERT(wd.Is32Bits() && wn.Is32Bits() && wm.Is32Bits());
756 Emit(SF(wm) | Rm(wm) | CRC32W | Rn(wn) | Rd(wd));
761 const Register& wn,
763 VIXL_ASSERT(wd.Is32Bits() && wn.Is32Bits() && xm.Is64Bits());
764 Emit(SF(xm) | Rm(xm) | CRC32X | Rn(wn) | Rd(wd));
769 const Register& wn,
771 VIXL_ASSERT(wd.Is32Bits() && wn.Is32Bits() && wm.Is32Bits());
772 Emit(SF(wm) | Rm(wm) | CRC32CB | Rn(wn) | Rd(wd));
777 const Register& wn,
779 VIXL_ASSERT(wd.Is32Bits() && wn.Is32Bits() && wm.Is32Bits());
780 Emit(SF(wm) | Rm(wm) | CRC32CH | Rn(wn) | Rd(wd));
785 const Register& wn,
787 VIXL_ASSERT(wd.Is32Bits() && wn.Is32Bits() && wm.Is32Bits());
788 Emit(SF(wm) | Rm(wm) | CRC32CW | Rn(wn) | Rd(wd));
793 const Register& wn,
795 VIXL_ASSERT(wd.Is32Bits() && wn.Is32Bits() && xm.Is64Bits());
796 Emit(SF(xm) | Rm(xm) | CRC32CX | Rn(wn) | Rd(wd));
833 const Register& wn,
837 VIXL_ASSERT(wn.Is32Bits() && wm.Is32Bits());
838 DataProcessing3Source(xd, wn, wm, xa, UMADDL_x);
843 const Register& wn,
847 VIXL_ASSERT(wn.Is32Bits() && wm.Is32Bits());
848 DataProcessing3Source(xd, wn, wm, xa, SMADDL_x);
853 const Register& wn,
857 VIXL_ASSERT(wn.Is32Bits() && wm.Is32Bits());
858 DataProcessing3Source(xd, wn, wm, xa, UMSUBL_x);
863 const Register& wn,
867 VIXL_ASSERT(wn.Is32Bits() && wm.Is32Bits());
868 DataProcessing3Source(xd, wn, wm, xa, SMSUBL_x);
873 const Register& wn,
876 VIXL_ASSERT(wn.Is32Bits() && wm.Is32Bits());
877 DataProcessing3Source(xd, wn, wm, xzr, SMADDL_x);