Lines Matching refs:src1

7104       // (ADDSWrs WZR, GPR32:$src1, GPR32:$src2, 0)
7114 // (ADDSWrs WZR, GPR32:$src1, GPR32:$src2, arith_shift32:$sh)
7127 // (ADDSWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
7141 // (ADDSWrx WZR, GPR32sponly:$src1, GPR32:$src2, 16)
7151 // (ADDSWrx WZR, GPR32sp:$src1, GPR32:$src2, arith_extend:$sh)
7164 // (ADDSWrx GPR32:$dst, GPR32sponly:$src1, GPR32:$src2, 16)
7188 // (ADDSXrs XZR, GPR64:$src1, GPR64:$src2, 0)
7198 // (ADDSXrs XZR, GPR64:$src1, GPR64:$src2, arith_shift64:$sh)
7211 // (ADDSXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
7223 // (ADDSXrx XZR, GPR64sp:$src1, GPR32:$src2, arith_extend:$sh)
7237 // (ADDSXrx64 XZR, GPR64sponly:$src1, GPR64:$src2, 24)
7247 // (ADDSXrx64 XZR, GPR64sp:$src1, GPR64:$src2, arith_extendlsl64:$sh)
7260 // (ADDSXrx64 GPR64:$dst, GPR64sponly:$src1, GPR64:$src2, 24)
7303 // (ADDWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
7318 // (ADDWrx GPR32sponly:$dst, GPR32sp:$src1, GPR32:$src2, 16)
7331 // (ADDWrx GPR32sp:$dst, GPR32sponly:$src1, GPR32:$src2, 16)
7374 // (ADDXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
7389 // (ADDXrx64 GPR64sponly:$dst, GPR64sp:$src1, GPR64:$src2, 24)
7402 // (ADDXrx64 GPR64sp:$dst, GPR64sponly:$src1, GPR64:$src2, 24)
7412 // (ANDSWri WZR, GPR32:$src1, logical_imm32:$src2)
7426 // (ANDSWrs WZR, GPR32:$src1, GPR32:$src2, 0)
7436 // (ANDSWrs WZR, GPR32:$src1, GPR32:$src2, logical_shift32:$sh)
7449 // (ANDSWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
7459 // (ANDSXri XZR, GPR64:$src1, logical_imm64:$src2)
7473 // (ANDSXrs XZR, GPR64:$src1, GPR64:$src2, 0)
7483 // (ANDSXrs XZR, GPR64:$src1, GPR64:$src2, logical_shift64:$sh)
7496 // (ANDSXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
7511 // (ANDWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
7526 // (ANDXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
7541 // (BICSWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
7556 // (BICSXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
7571 // (BICWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
7586 // (BICXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
7805 // (EONWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
7820 // (EONXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
7835 // (EORWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
7850 // (EORXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
10127 // (MADDWrrr GPR32:$dst, GPR32:$src1, GPR32:$src2, WZR)
10141 // (MADDXrrr GPR64:$dst, GPR64:$src1, GPR64:$src2, XZR)
10195 // (MSUBWrrr GPR32:$dst, GPR32:$src1, GPR32:$src2, WZR)
10209 // (MSUBXrrr GPR64:$dst, GPR64:$src1, GPR64:$src2, XZR)
10268 // (ORNWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
10305 // (ORNXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
10332 // (ORRWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
10359 // (ORRXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
10627 // (SMADDLrrr GPR64:$dst, GPR32:$src1, GPR32:$src2, XZR)
10641 // (SMSUBLrrr GPR64:$dst, GPR32:$src1, GPR32:$src2, XZR)
12082 // (SUBSWrs WZR, GPR32:$src1, GPR32:$src2, 0)
12092 // (SUBSWrs WZR, GPR32:$src1, GPR32:$src2, arith_shift32:$sh)
12127 // (SUBSWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
12141 // (SUBSWrx WZR, GPR32sponly:$src1, GPR32:$src2, 16)
12151 // (SUBSWrx WZR, GPR32sp:$src1, GPR32:$src2, arith_extend:$sh)
12164 // (SUBSWrx GPR32:$dst, GPR32sponly:$src1, GPR32:$src2, 16)
12188 // (SUBSXrs XZR, GPR64:$src1, GPR64:$src2, 0)
12198 // (SUBSXrs XZR, GPR64:$src1, GPR64:$src2, arith_shift64:$sh)
12233 // (SUBSXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
12245 // (SUBSXrx XZR, GPR64sp:$src1, GPR32:$src2, arith_extend:$sh)
12259 // (SUBSXrx64 XZR, GPR64sponly:$src1, GPR64:$src2, 24)
12269 // (SUBSXrx64 XZR, GPR64sp:$src1, GPR64:$src2, arith_extendlsl64:$sh)
12282 // (SUBSXrx64 GPR64:$dst, GPR64sponly:$src1, GPR64:$src2, 24)
12319 // (SUBWrs GPR32:$dst, GPR32:$src1, GPR32:$src2, 0)
12334 // (SUBWrx GPR32sponly:$dst, GPR32sp:$src1, GPR32:$src2, 16)
12347 // (SUBWrx GPR32sp:$dst, GPR32sponly:$src1, GPR32:$src2, 16)
12384 // (SUBXrs GPR64:$dst, GPR64:$src1, GPR64:$src2, 0)
12399 // (SUBXrx64 GPR64sponly:$dst, GPR64sp:$src1, GPR64:$src2, 24)
12412 // (SUBXrx64 GPR64sp:$dst, GPR64sponly:$src1, GPR64:$src2, 24)
12525 // (UMADDLrrr GPR64:$dst, GPR32:$src1, GPR32:$src2, XZR)
12561 // (UMSUBLrrr GPR64:$dst, GPR32:$src1, GPR32:$src2, XZR)