Lines Matching refs:reg6
826 v8u16 reg0, reg1, reg2, reg3, reg4, reg5, reg6, reg7, reg8, reg9;
898 reg6 = reg0 * const_0x70;
902 reg6 += const_0x8080;
916 reg6 -= reg8;
920 reg6 = (v8u16)__msa_srai_h((v8i16)reg6, 8);
924 dst0 = (v16u8)__msa_pckev_b((v16i8)reg7, (v16i8)reg6);
1237 v4u32 reg0, reg1, reg2, reg3, reg4, reg5, reg6, reg7;
1266 reg6 = (v4u32)__msa_ilvr_h(zero, (v8i16)vec7);
1274 reg6 *= (v4u32)__msa_ilvr_h(zero, (v8i16)vec3);
1282 reg6 = (v4u32)__msa_srai_w((v4i32)reg6, 24);
1287 vec3 = (v8u16)__msa_pckev_h((v8i16)reg7, (v8i16)reg6);
1506 v16u8 reg0, reg1, reg2, reg3, reg4, reg5, reg6;
1531 reg6 = (v16u8)__msa_slli_b((v16i8)reg2, 3);
1534 reg6 |= (v16u8)__msa_srai_b((v16i8)reg2, 2);
1536 reg0 = (v16u8)__msa_ilvr_b((v16i8)reg6, (v16i8)reg4);
1537 reg1 = (v16u8)__msa_ilvl_b((v16i8)reg6, (v16i8)reg4);
2666 v4i32 reg0, reg1, reg2, reg3, reg4, reg5, reg6, reg7, reg8, reg9;
2691 reg6 = (v4i32)__msa_ilvr_h((v8i16)zero, (v8i16)vec0);
2695 reg0 -= reg6 * vec_ub;
2697 reg2 -= reg6 * vec_ug;