Lines Matching defs:jade
1 /* $Id: jade.c,v 1.9.2.4 2004/01/14 16:04:48 keil Exp $
17 #include "jade.h"
48 /* Write to indirect accessible jade register set */
81 int jade = bcs->hw.hscx.hscx;
84 debugl1(cs, "jade %c mode %d ichan %d", 'A' + jade, mode, bc);
89 cs->BC_Write_Reg(cs, jade, jade_HDLC_MODE, (mode == L1_MODE_TRANS ? jadeMODE_TMO : 0x00));
90 cs->BC_Write_Reg(cs, jade, jade_HDLC_CCR0, (jadeCCR0_PU | jadeCCR0_ITF));
91 cs->BC_Write_Reg(cs, jade, jade_HDLC_CCR1, 0x00);
98 cs->BC_Write_Reg(cs, jade, jade_HDLC_XCCR, 0x07);
99 cs->BC_Write_Reg(cs, jade, jade_HDLC_RCCR, 0x07);
102 cs->BC_Write_Reg(cs, jade, jade_HDLC_TSAX, 0x00);
103 cs->BC_Write_Reg(cs, jade, jade_HDLC_TSAR, 0x00);
105 cs->BC_Write_Reg(cs, jade, jade_HDLC_TSAX, 0x04);
106 cs->BC_Write_Reg(cs, jade, jade_HDLC_TSAR, 0x04);
110 cs->BC_Write_Reg(cs, jade, jade_HDLC_MODE, jadeMODE_TMO);
113 cs->BC_Write_Reg(cs, jade, jade_HDLC_MODE, (jadeMODE_TMO | jadeMODE_RAC | jadeMODE_XAC));
116 cs->BC_Write_Reg(cs, jade, jade_HDLC_MODE, (jadeMODE_RAC | jadeMODE_XAC));
120 cs->BC_Write_Reg(cs, jade, jade_HDLC_RCMD, (jadeRCMD_RRES | jadeRCMD_RMC));
121 cs->BC_Write_Reg(cs, jade, jade_HDLC_XCMD, jadeXCMD_XRES);
123 cs->BC_Write_Reg(cs, jade, jade_HDLC_IMR, 0xF8);
127 cs->BC_Write_Reg(cs, jade, jade_HDLC_IMR, 0x00);
262 debugl1(cs, "jade B ISTA %x", val);
264 debugl1(cs, "jade A ISTA %x", val);
266 debugl1(cs, "jade B STAR %x", val);
268 debugl1(cs, "jade A STAR %x", val);