Searched refs:nouveau_bo_wr32 (Results 1 - 10 of 10) sorted by path

/drivers/gpu/drm/nouveau/dispnv04/
H A Dcrtc.c981 nouveau_bo_wr32(dst, i, pixel);
/drivers/gpu/drm/nouveau/
H A Dnouveau_bo.c458 nouveau_bo_wr32(struct nouveau_bo *nvbo, unsigned index, u32 val) function
H A Dnouveau_bo.h83 void nouveau_bo_wr32(struct nouveau_bo *, unsigned index, u32 val);
H A Dnouveau_dma.c97 nouveau_bo_wr32(pb, ip++, lower_32_bits(offset));
98 nouveau_bo_wr32(pb, ip++, upper_32_bits(offset) | length << 8);
H A Dnouveau_dma.h104 nouveau_bo_wr32(chan->push.buffer, chan->dma.cur++, data);
H A Dnouveau_gem.c632 nouveau_bo_wr32(nvbo, r->reloc_bo_offset >> 2, data);
784 nouveau_bo_wr32(nvbo, (push[i].offset +
H A Dnv17_fence.c110 nouveau_bo_wr32(priv->bo, 0, priv->sequence);
149 nouveau_bo_wr32(priv->bo, 0x000, 0x00000000);
H A Dnv50_display.c447 nouveau_bo_wr32(disp->sync, EVO_MAST_NTFY, 0x00000000);
1263 nouveau_bo_wr32(nv_crtc->cursor.nvbo, i, v);
2436 nouveau_bo_wr32(disp->sync, sync->addr / 4, sync->data);
H A Dnv50_fence.c120 nouveau_bo_wr32(priv->bo, 0x000, 0x00000000);
H A Dnv84_fence.c123 nouveau_bo_wr32(priv->bo, chan->chid * 16 / 4, fctx->base.sequence);
191 nouveau_bo_wr32(priv->bo, i*4, priv->suspend[i]);

Completed in 109 milliseconds