clk-tegra114.c revision 76ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8
12cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver/*
22cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * Copyright (c) 2012, 2013, NVIDIA CORPORATION.  All rights reserved.
32cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver *
42cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * This program is free software; you can redistribute it and/or modify it
52cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * under the terms and conditions of the GNU General Public License,
62cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * version 2, as published by the Free Software Foundation.
72cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver *
82cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * This program is distributed in the hope it will be useful, but WITHOUT
92cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * more details.
122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver *
132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * You should have received a copy of the GNU General Public License
142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * along with this program.  If not, see <http://www.gnu.org/licenses/>.
152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver */
162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#include <linux/io.h>
182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#include <linux/clk.h>
192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#include <linux/clk-provider.h>
202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#include <linux/clkdev.h>
212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#include <linux/of.h>
222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#include <linux/of_address.h>
232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#include <linux/delay.h>
2425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#include <linux/export.h>
252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#include <linux/clk/tegra.h>
26c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver#include <dt-bindings/clock/tegra114-car.h>
272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#include "clk.h"
296609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver#include "clk-id.h"
302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
311c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley#define RST_DFLL_DVCO			0x2F4
3225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_SELECT		0x4d4	/* override default prop dlys */
3325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_DR			0x4d8	/* rise->rise prop dly A */
3425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R			0x4e4	/* rise->rise prop dly inc A */
352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
361c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley/* RST_DFLL_DVCO bitfields */
371c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley#define DVFS_DFLL_RESET_SHIFT		0
381c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley
3925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley/* CPU_FINETRIM_SELECT and CPU_FINETRIM_DR bitfields */
4025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_1_FCPU_1		BIT(0)	/* fcpu0 */
4125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_1_FCPU_2		BIT(1)	/* fcpu1 */
4225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_1_FCPU_3		BIT(2)	/* fcpu2 */
4325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_1_FCPU_4		BIT(3)	/* fcpu3 */
4425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_1_FCPU_5		BIT(4)	/* fl2 */
4525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_1_FCPU_6		BIT(5)	/* ftop */
4625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley
4725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley/* CPU_FINETRIM_R bitfields */
4825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_1_SHIFT	0		/* fcpu0 */
4925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_1_MASK	(0x3 << CPU_FINETRIM_R_FCPU_1_SHIFT)
5025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_2_SHIFT	2		/* fcpu1 */
5125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_2_MASK	(0x3 << CPU_FINETRIM_R_FCPU_2_SHIFT)
5225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_3_SHIFT	4		/* fcpu2 */
5325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_3_MASK	(0x3 << CPU_FINETRIM_R_FCPU_3_SHIFT)
5425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_4_SHIFT	6		/* fcpu3 */
5525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_4_MASK	(0x3 << CPU_FINETRIM_R_FCPU_4_SHIFT)
5625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_5_SHIFT	8		/* fl2 */
5725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_5_MASK	(0x3 << CPU_FINETRIM_R_FCPU_5_SHIFT)
5825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_6_SHIFT	10		/* ftop */
5925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_6_MASK	(0x3 << CPU_FINETRIM_R_FCPU_6_SHIFT)
6025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley
61d5ff89a82a6d272d210db68a9487877682c94a24Peter De Schrijver#define TEGRA114_CLK_PERIPH_BANKS	5
62d5ff89a82a6d272d210db68a9487877682c94a24Peter De Schrijver
632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC_BASE 0x80
642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC_MISC2 0x88
652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC_MISC 0x8c
662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC2_BASE 0x4e8
672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC2_MISC 0x4ec
682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC3_BASE 0x4fc
692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC3_MISC 0x500
702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLM_BASE 0x90
712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLM_MISC 0x9c
722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLP_BASE 0xa0
732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLP_MISC 0xac
742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLX_BASE 0xe0
752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLX_MISC 0xe4
762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLX_MISC2 0x514
772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLX_MISC3 0x518
782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLD_BASE 0xd0
792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLD_MISC 0xdc
802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLD2_BASE 0x4b8
812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLD2_MISC 0x4bc
822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLE_BASE 0xe8
832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLE_MISC 0xec
842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLA_BASE 0xb0
852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLA_MISC 0xbc
862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLU_BASE 0xc0
872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLU_MISC 0xcc
882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLRE_BASE 0x4c4
892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLRE_MISC 0x4c8
902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLL_MISC_LOCK_ENABLE 18
922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC_MISC_LOCK_ENABLE 24
932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLDU_MISC_LOCK_ENABLE 22
942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLE_MISC_LOCK_ENABLE 9
952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLRE_MISC_LOCK_ENABLE 30
962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC_IDDQ_BIT 26
982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLX_IDDQ_BIT 3
992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLRE_IDDQ_BIT 16
1002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
1012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLL_BASE_LOCK BIT(27)
1022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLE_MISC_LOCK BIT(11)
1032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLRE_MISC_LOCK BIT(24)
1042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLCX_BASE_LOCK (BIT(26)|BIT(27))
1052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
1062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLE_AUX 0x48c
1072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC_OUT 0x84
1082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLM_OUT 0x94
1092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
1102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PMC_CLK_OUT_CNTRL 0x1a8
1112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PMC_DPD_PADS_ORIDE 0x1c
1122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PMC_DPD_PADS_ORIDE_BLINK_ENB 20
1132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PMC_CTRL 0
1142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PMC_CTRL_BLINK_ENB 7
1159139227d4caef6a8daae8a428f9a4bbb7394ea8bAlexandre Courbot#define PMC_BLINK_TIMER 0x40
1162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
1172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define OSC_CTRL			0x50
1182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define OSC_CTRL_OSC_FREQ_SHIFT		28
1192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define OSC_CTRL_PLL_REF_DIV_SHIFT	26
1202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
1212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLXC_SW_MAX_P			6
1222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
1232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CCLKG_BURST_POLICY 0x368
1242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CCLKLP_BURST_POLICY 0x370
1252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define SCLK_BURST_POLICY 0x028
1262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define SYSTEM_CLK_RATE 0x030
1272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
1282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG2 0x488
1292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG2_STABLE_COUNT(x) (((x) & 0xffff) << 6)
1302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG2_ACTIVE_DLY_COUNT(x) (((x) & 0x3f) << 18)
1312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG2_FORCE_PD_SAMP_A_POWERDOWN BIT(0)
1322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG2_FORCE_PD_SAMP_B_POWERDOWN BIT(2)
1332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG2_FORCE_PD_SAMP_C_POWERDOWN BIT(4)
1342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
1352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG1 0x484
1362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG1_ENABLE_DLY_COUNT(x) (((x) & 0x1f) << 6)
1372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG1_XTAL_FREQ_COUNT(x) (((x) & 0xfff) << 0)
1382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG1_FORCE_PLLU_POWERUP BIT(17)
1392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG1_FORCE_PLLU_POWERDOWN BIT(16)
1402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERUP BIT(15)
1412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERDOWN BIT(14)
1422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG1_FORCE_PLL_ACTIVE_POWERDOWN BIT(12)
1432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
1442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIPLL_HW_PWRDN_CFG0			0x52c
1452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIPLL_HW_PWRDN_CFG0_SEQ_START_STATE	BIT(25)
1462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIPLL_HW_PWRDN_CFG0_SEQ_ENABLE	BIT(24)
1472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIPLL_HW_PWRDN_CFG0_USE_LOCKDET	BIT(6)
1482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIPLL_HW_PWRDN_CFG0_SEQ_RESET_INPUT_VALUE	BIT(5)
1492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIPLL_HW_PWRDN_CFG0_SEQ_IN_SWCTL	BIT(4)
1502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIPLL_HW_PWRDN_CFG0_CLK_ENABLE_SWCTL	BIT(2)
1512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIPLL_HW_PWRDN_CFG0_IDDQ_OVERRIDE	BIT(1)
1522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIPLL_HW_PWRDN_CFG0_IDDQ_SWCTL	BIT(0)
1532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
1542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_CSITE 0x1d4
1552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_XUSB_SS_SRC 0x610
1562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_EMC 0x19c
1572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
158d53442e94db0f214989287aa7cd3806cffd1d0b3Peter De Schrijver/* PLLM override registers */
159d53442e94db0f214989287aa7cd3806cffd1d0b3Peter De Schrijver#define PMC_PLLM_WB0_OVERRIDE 0x1dc
160d53442e94db0f214989287aa7cd3806cffd1d0b3Peter De Schrijver#define PMC_PLLM_WB0_OVERRIDE_2 0x2b0
161d53442e94db0f214989287aa7cd3806cffd1d0b3Peter De Schrijver
16231972fd95527a5942b777e89404501d5421a0df0Joseph Lo/* Tegra CPU clock and reset control regs */
16331972fd95527a5942b777e89404501d5421a0df0Joseph Lo#define CLK_RST_CONTROLLER_CPU_CMPLX_STATUS	0x470
16431972fd95527a5942b777e89404501d5421a0df0Joseph Lo
165ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo#ifdef CONFIG_PM_SLEEP
166ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lostatic struct cpu_clk_suspend_context {
167ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo	u32 clk_csite_src;
1680017f447cc01fa499f1d10dec09702d381f13fe0Joseph Lo	u32 cclkg_burst;
1690017f447cc01fa499f1d10dec09702d381f13fe0Joseph Lo	u32 cclkg_divider;
170ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo} tegra114_cpu_clk_sctx;
171ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo#endif
172ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo
1732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic void __iomem *clk_base;
1742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic void __iomem *pmc_base;
1752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
1762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic DEFINE_SPINLOCK(pll_d_lock);
1772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic DEFINE_SPINLOCK(pll_d2_lock);
1782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic DEFINE_SPINLOCK(pll_u_lock);
1792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic DEFINE_SPINLOCK(pll_re_lock);
1802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic DEFINE_SPINLOCK(clk_out_lock);
1812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic DEFINE_SPINLOCK(sysrate_lock);
1822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
183fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijverstatic struct div_nmp pllxc_nmp = {
184fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divm_shift = 0,
185fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divm_width = 8,
186fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divn_shift = 8,
187fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divn_width = 8,
188fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divp_shift = 20,
189fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divp_width = 4,
190fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver};
191fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver
1922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct pdiv_map pllxc_p[] = {
1932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 1, .hw_val = 0 },
1942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 2, .hw_val = 1 },
1952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 3, .hw_val = 2 },
1962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 4, .hw_val = 3 },
1972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 5, .hw_val = 4 },
1982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 6, .hw_val = 5 },
1992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 8, .hw_val = 6 },
2002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 10, .hw_val = 7 },
2012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 12, .hw_val = 8 },
2022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 16, .hw_val = 9 },
2032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 12, .hw_val = 10 },
2042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 16, .hw_val = 11 },
2052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 20, .hw_val = 12 },
2062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 24, .hw_val = 13 },
2072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 32, .hw_val = 14 },
2082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 0, .hw_val = 0 },
2092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
2102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
2112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_freq_table pll_c_freq_table[] = {
2122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ 12000000, 624000000, 104, 0, 2},
2132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ 12000000, 600000000, 100, 0, 2},
2142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ 13000000, 600000000,  92, 0, 2},	/* actual: 598.0 MHz */
2152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ 16800000, 600000000,  71, 0, 2},	/* actual: 596.4 MHz */
2162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ 19200000, 600000000,  62, 0, 2},	/* actual: 595.2 MHz */
2172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ 26000000, 600000000,  92, 1, 2},	/* actual: 598.0 MHz */
2182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ 0, 0, 0, 0, 0, 0 },
2192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
2202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
2212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_c_params = {
2222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_min = 12000000,
2232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_max = 800000000,
2242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_min = 12000000,
2252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_max = 19200000,	/* s/w policy, h/w capability 50 MHz */
2262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_min = 600000000,
2272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_max = 1400000000,
2282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.base_reg = PLLC_BASE,
2292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.misc_reg = PLLC_MISC,
2302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_mask = PLL_BASE_LOCK,
2312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_enable_bit_idx = PLLC_MISC_LOCK_ENABLE,
2322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_delay = 300,
2332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.iddq_reg = PLLC_MISC,
2342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.iddq_bit_idx = PLLC_IDDQ_BIT,
2352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.max_p = PLLXC_SW_MAX_P,
2362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.dyn_ramp_reg = PLLC_MISC2,
2372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.stepa_shift = 17,
2382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.stepb_shift = 9,
2392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.pdiv_tohw = pllxc_p,
240fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.div_nmp = &pllxc_nmp,
241ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.freq_table = pll_c_freq_table,
242ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.flags = TEGRA_PLL_USE_LOCK,
243fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver};
244fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver
245fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijverstatic struct div_nmp pllcx_nmp = {
246fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divm_shift = 0,
247fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divm_width = 2,
248fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divn_shift = 8,
249fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divn_width = 8,
250fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divp_shift = 20,
251fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divp_width = 3,
2522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
2532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
2542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct pdiv_map pllc_p[] = {
2552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 1, .hw_val = 0 },
2562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 2, .hw_val = 1 },
2572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 4, .hw_val = 3 },
2582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 8, .hw_val = 5 },
2592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 16, .hw_val = 7 },
2602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 0, .hw_val = 0 },
2612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
2622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
2632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_freq_table pll_cx_freq_table[] = {
2642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{12000000, 600000000, 100, 0, 2},
2652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{13000000, 600000000, 92, 0, 2},	/* actual: 598.0 MHz */
2662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{16800000, 600000000, 71, 0, 2},	/* actual: 596.4 MHz */
2672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{19200000, 600000000, 62, 0, 2},	/* actual: 595.2 MHz */
2682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{26000000, 600000000, 92, 1, 2},	/* actual: 598.0 MHz */
2692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{0, 0, 0, 0, 0, 0},
2702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
2712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
2722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_c2_params = {
2732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_min = 12000000,
2742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_max = 48000000,
2752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_min = 12000000,
2762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_max = 19200000,
2772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_min = 600000000,
2782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_max = 1200000000,
2792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.base_reg = PLLC2_BASE,
2802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.misc_reg = PLLC2_MISC,
2812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_mask = PLL_BASE_LOCK,
2822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
2832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_delay = 300,
2842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.pdiv_tohw = pllc_p,
285fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.div_nmp = &pllcx_nmp,
286fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.max_p = 7,
2872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.ext_misc_reg[0] = 0x4f0,
2882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.ext_misc_reg[1] = 0x4f4,
2892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.ext_misc_reg[2] = 0x4f8,
290ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.freq_table = pll_cx_freq_table,
291ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.flags = TEGRA_PLL_USE_LOCK,
2922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
2932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
2942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_c3_params = {
2952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_min = 12000000,
2962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_max = 48000000,
2972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_min = 12000000,
2982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_max = 19200000,
2992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_min = 600000000,
3002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_max = 1200000000,
3012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.base_reg = PLLC3_BASE,
3022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.misc_reg = PLLC3_MISC,
3032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_mask = PLL_BASE_LOCK,
3042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
3052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_delay = 300,
3062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.pdiv_tohw = pllc_p,
307fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.div_nmp = &pllcx_nmp,
308fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.max_p = 7,
3092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.ext_misc_reg[0] = 0x504,
3102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.ext_misc_reg[1] = 0x508,
3112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.ext_misc_reg[2] = 0x50c,
312ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.freq_table = pll_cx_freq_table,
313ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.flags = TEGRA_PLL_USE_LOCK,
3142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
3152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
316fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijverstatic struct div_nmp pllm_nmp = {
317fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divm_shift = 0,
318fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divm_width = 8,
319d53442e94db0f214989287aa7cd3806cffd1d0b3Peter De Schrijver	.override_divm_shift = 0,
320fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divn_shift = 8,
321fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divn_width = 8,
322d53442e94db0f214989287aa7cd3806cffd1d0b3Peter De Schrijver	.override_divn_shift = 8,
323fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divp_shift = 20,
324fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divp_width = 1,
325d53442e94db0f214989287aa7cd3806cffd1d0b3Peter De Schrijver	.override_divp_shift = 27,
326fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver};
327fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver
3282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct pdiv_map pllm_p[] = {
3292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 1, .hw_val = 0 },
3302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 2, .hw_val = 1 },
3312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 0, .hw_val = 0 },
3322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
3332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
3342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_freq_table pll_m_freq_table[] = {
3352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{12000000, 800000000, 66, 0, 1},	/* actual: 792.0 MHz */
3362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{13000000, 800000000, 61, 0, 1},	/* actual: 793.0 MHz */
3372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{16800000, 800000000, 47, 0, 1},	/* actual: 789.6 MHz */
3382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{19200000, 800000000, 41, 0, 1},	/* actual: 787.2 MHz */
3392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{26000000, 800000000, 61, 1, 1},	/* actual: 793.0 MHz */
3402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{0, 0, 0, 0, 0, 0},
3412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
3422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
3432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_m_params = {
3442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_min = 12000000,
3452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_max = 500000000,
3462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_min = 12000000,
3472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_max = 19200000,	/* s/w policy, h/w capability 50 MHz */
3482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_min = 400000000,
3492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_max = 1066000000,
3502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.base_reg = PLLM_BASE,
3512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.misc_reg = PLLM_MISC,
3522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_mask = PLL_BASE_LOCK,
3532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
3542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_delay = 300,
3552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.max_p = 2,
3562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.pdiv_tohw = pllm_p,
357fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.div_nmp = &pllm_nmp,
358d53442e94db0f214989287aa7cd3806cffd1d0b3Peter De Schrijver	.pmc_divnm_reg = PMC_PLLM_WB0_OVERRIDE,
359d53442e94db0f214989287aa7cd3806cffd1d0b3Peter De Schrijver	.pmc_divp_reg = PMC_PLLM_WB0_OVERRIDE_2,
360ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.freq_table = pll_m_freq_table,
361ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.flags = TEGRA_PLL_USE_LOCK,
362fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver};
363fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver
364fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijverstatic struct div_nmp pllp_nmp = {
365fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divm_shift = 0,
366fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divm_width = 5,
367fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divn_shift = 8,
368fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divn_width = 10,
369fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divp_shift = 20,
370fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divp_width = 3,
3712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
3722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
3732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_freq_table pll_p_freq_table[] = {
3742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{12000000, 216000000, 432, 12, 1, 8},
3752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{13000000, 216000000, 432, 13, 1, 8},
3762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{16800000, 216000000, 360, 14, 1, 8},
3772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{19200000, 216000000, 360, 16, 1, 8},
3782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{26000000, 216000000, 432, 26, 1, 8},
3792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{0, 0, 0, 0, 0, 0},
3802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
3812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
3822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_p_params = {
3832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_min = 2000000,
3842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_max = 31000000,
3852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_min = 1000000,
3862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_max = 6000000,
3872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_min = 200000000,
3882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_max = 700000000,
3892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.base_reg = PLLP_BASE,
3902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.misc_reg = PLLP_MISC,
3912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_mask = PLL_BASE_LOCK,
3922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
3932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_delay = 300,
394fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.div_nmp = &pllp_nmp,
395ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.freq_table = pll_p_freq_table,
396ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.flags = TEGRA_PLL_FIXED | TEGRA_PLL_USE_LOCK,
397ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.fixed_rate = 408000000,
3982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
3992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
4002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_freq_table pll_a_freq_table[] = {
4012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{9600000, 282240000, 147, 5, 0, 4},
4022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{9600000, 368640000, 192, 5, 0, 4},
4032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{9600000, 240000000, 200, 8, 0, 8},
4042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
4052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{28800000, 282240000, 245, 25, 0, 8},
4062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{28800000, 368640000, 320, 25, 0, 8},
4072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{28800000, 240000000, 200, 24, 0, 8},
4082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{0, 0, 0, 0, 0, 0},
4092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
4102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
4112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
4122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_a_params = {
4132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_min = 2000000,
4142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_max = 31000000,
4152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_min = 1000000,
4162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_max = 6000000,
4172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_min = 200000000,
4182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_max = 700000000,
4192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.base_reg = PLLA_BASE,
4202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.misc_reg = PLLA_MISC,
4212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_mask = PLL_BASE_LOCK,
4222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
4232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_delay = 300,
424fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.div_nmp = &pllp_nmp,
425ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.freq_table = pll_a_freq_table,
426ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.flags = TEGRA_PLL_HAS_CPCON | TEGRA_PLL_USE_LOCK,
4272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
4282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
4292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_freq_table pll_d_freq_table[] = {
4302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{12000000, 216000000, 864, 12, 2, 12},
4312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{13000000, 216000000, 864, 13, 2, 12},
4322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{16800000, 216000000, 720, 14, 2, 12},
4332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{19200000, 216000000, 720, 16, 2, 12},
4342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{26000000, 216000000, 864, 26, 2, 12},
4352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
4362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{12000000, 594000000, 594, 12, 0, 12},
4372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{13000000, 594000000, 594, 13, 0, 12},
4382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{16800000, 594000000, 495, 14, 0, 12},
4392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{19200000, 594000000, 495, 16, 0, 12},
4402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{26000000, 594000000, 594, 26, 0, 12},
4412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
4422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{12000000, 1000000000, 1000, 12, 0, 12},
4432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{13000000, 1000000000, 1000, 13, 0, 12},
4442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{19200000, 1000000000, 625, 12, 0, 12},
4452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{26000000, 1000000000, 1000, 26, 0, 12},
4462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
4472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{0, 0, 0, 0, 0, 0},
4482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
4492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
4502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_d_params = {
4512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_min = 2000000,
4522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_max = 40000000,
4532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_min = 1000000,
4542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_max = 6000000,
4552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_min = 500000000,
4562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_max = 1000000000,
4572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.base_reg = PLLD_BASE,
4582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.misc_reg = PLLD_MISC,
4592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_mask = PLL_BASE_LOCK,
4602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_enable_bit_idx = PLLDU_MISC_LOCK_ENABLE,
4612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_delay = 1000,
462fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.div_nmp = &pllp_nmp,
463ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.freq_table = pll_d_freq_table,
464ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.flags = TEGRA_PLL_HAS_CPCON | TEGRA_PLL_SET_LFCON |
465ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver		 TEGRA_PLL_USE_LOCK,
4662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
4672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
4682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_d2_params = {
4692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_min = 2000000,
4702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_max = 40000000,
4712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_min = 1000000,
4722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_max = 6000000,
4732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_min = 500000000,
4742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_max = 1000000000,
4752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.base_reg = PLLD2_BASE,
4762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.misc_reg = PLLD2_MISC,
4772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_mask = PLL_BASE_LOCK,
4782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_enable_bit_idx = PLLDU_MISC_LOCK_ENABLE,
4792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_delay = 1000,
480fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.div_nmp = &pllp_nmp,
481ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.freq_table = pll_d_freq_table,
482ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.flags = TEGRA_PLL_HAS_CPCON | TEGRA_PLL_SET_LFCON |
483ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver		 TEGRA_PLL_USE_LOCK,
4842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
4852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
4862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct pdiv_map pllu_p[] = {
4872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 1, .hw_val = 1 },
4882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 2, .hw_val = 0 },
4892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .pdiv = 0, .hw_val = 0 },
4902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
4912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
492fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijverstatic struct div_nmp pllu_nmp = {
493fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divm_shift = 0,
494fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divm_width = 5,
495fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divn_shift = 8,
496fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divn_width = 10,
497fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divp_shift = 20,
498fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divp_width = 1,
499fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver};
500fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver
5012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_freq_table pll_u_freq_table[] = {
5022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{12000000, 480000000, 960, 12, 0, 12},
5032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{13000000, 480000000, 960, 13, 0, 12},
5042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{16800000, 480000000, 400, 7, 0, 5},
5052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{19200000, 480000000, 200, 4, 0, 3},
5062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{26000000, 480000000, 960, 26, 0, 12},
5072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{0, 0, 0, 0, 0, 0},
5082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
5092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
5102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_u_params = {
5112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_min = 2000000,
5122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_max = 40000000,
5132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_min = 1000000,
5142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_max = 6000000,
5152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_min = 480000000,
5162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_max = 960000000,
5172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.base_reg = PLLU_BASE,
5182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.misc_reg = PLLU_MISC,
5192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_mask = PLL_BASE_LOCK,
5202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_enable_bit_idx = PLLDU_MISC_LOCK_ENABLE,
5212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_delay = 1000,
5222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.pdiv_tohw = pllu_p,
523fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.div_nmp = &pllu_nmp,
524ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.freq_table = pll_u_freq_table,
525ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.flags = TEGRA_PLLU | TEGRA_PLL_HAS_CPCON | TEGRA_PLL_SET_LFCON |
526ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver		 TEGRA_PLL_USE_LOCK,
5272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
5282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
5292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_freq_table pll_x_freq_table[] = {
5302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* 1 GHz */
5312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{12000000, 1000000000, 83, 0, 1},	/* actual: 996.0 MHz */
5322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{13000000, 1000000000, 76, 0, 1},	/* actual: 988.0 MHz */
5332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{16800000, 1000000000, 59, 0, 1},	/* actual: 991.2 MHz */
5342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{19200000, 1000000000, 52, 0, 1},	/* actual: 998.4 MHz */
5352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{26000000, 1000000000, 76, 1, 1},	/* actual: 988.0 MHz */
5362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
5372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{0, 0, 0, 0, 0, 0},
5382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
5392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
5402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_x_params = {
5412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_min = 12000000,
5422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_max = 800000000,
5432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_min = 12000000,
5442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_max = 19200000,	/* s/w policy, h/w capability 50 MHz */
5452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_min = 700000000,
5462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_max = 2400000000U,
5472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.base_reg = PLLX_BASE,
5482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.misc_reg = PLLX_MISC,
5492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_mask = PLL_BASE_LOCK,
5502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
5512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_delay = 300,
5522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.iddq_reg = PLLX_MISC3,
5532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.iddq_bit_idx = PLLX_IDDQ_BIT,
5542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.max_p = PLLXC_SW_MAX_P,
5552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.dyn_ramp_reg = PLLX_MISC2,
5562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.stepa_shift = 16,
5572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.stepb_shift = 24,
5582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.pdiv_tohw = pllxc_p,
559fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.div_nmp = &pllxc_nmp,
560ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.freq_table = pll_x_freq_table,
561ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.flags = TEGRA_PLL_USE_LOCK,
5622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
5632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
5642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_freq_table pll_e_freq_table[] = {
5652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLE special case: use cpcon field to store cml divider value */
5662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{336000000, 100000000, 100, 21, 16, 11},
5672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{312000000, 100000000, 200, 26, 24, 13},
5688e9cc80aa348938078c3c1a7ab55efb3c40990e3Peter De Schrijver	{12000000, 100000000, 200,  1,  24, 13},
5692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{0, 0, 0, 0, 0, 0},
5702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
5712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
572fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijverstatic struct div_nmp plle_nmp = {
573fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divm_shift = 0,
574fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divm_width = 8,
575fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divn_shift = 8,
576fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divn_width = 8,
577fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divp_shift = 24,
578fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divp_width = 4,
579fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver};
580fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver
5812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_e_params = {
5822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_min = 12000000,
5832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_max = 1000000000,
5842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_min = 12000000,
5852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_max = 75000000,
5862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_min = 1600000000,
5872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_max = 2400000000U,
5882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.base_reg = PLLE_BASE,
5892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.misc_reg = PLLE_MISC,
5902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.aux_reg = PLLE_AUX,
5912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_mask = PLLE_MISC_LOCK,
5922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_enable_bit_idx = PLLE_MISC_LOCK_ENABLE,
5932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_delay = 300,
594fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.div_nmp = &plle_nmp,
595ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.freq_table = pll_e_freq_table,
596ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.flags = TEGRA_PLL_FIXED,
597ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.fixed_rate = 100000000,
598fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver};
599fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver
600fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijverstatic struct div_nmp pllre_nmp = {
601fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divm_shift = 0,
602fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divm_width = 8,
603fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divn_shift = 8,
604fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divn_width = 8,
605fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divp_shift = 16,
606fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.divp_width = 4,
6072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
6082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
6092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_re_vco_params = {
6102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_min = 12000000,
6112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.input_max = 1000000000,
6122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_min = 12000000,
6132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.cf_max = 19200000, /* s/w policy, h/w capability 38 MHz */
6142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_min = 300000000,
6152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.vco_max = 600000000,
6162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.base_reg = PLLRE_BASE,
6172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.misc_reg = PLLRE_MISC,
6182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_mask = PLLRE_MISC_LOCK,
6192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_enable_bit_idx = PLLRE_MISC_LOCK_ENABLE,
6202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.lock_delay = 300,
6212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.iddq_reg = PLLRE_MISC,
6222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	.iddq_bit_idx = PLLRE_IDDQ_BIT,
623fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver	.div_nmp = &pllre_nmp,
624ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	.flags = TEGRA_PLL_USE_LOCK,
6252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
6262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
6272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver/* possible OSC frequencies in Hz */
6282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic unsigned long tegra114_input_freq[] = {
6292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	[0] = 13000000,
6302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	[1] = 16800000,
6312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	[4] = 19200000,
6322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	[5] = 38400000,
6332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	[8] = 12000000,
6342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	[9] = 48000000,
6352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	[12] = 260000000,
6362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
6372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
6382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define MASK(x) (BIT(x) - 1)
6392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
6402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstruct utmi_clk_param {
6412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* Oscillator Frequency in KHz */
6422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	u32 osc_frequency;
6432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* UTMIP PLL Enable Delay Count  */
6442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	u8 enable_delay_count;
6452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* UTMIP PLL Stable count */
6462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	u8 stable_count;
6472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/*  UTMIP PLL Active delay count */
6482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	u8 active_delay_count;
6492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* UTMIP PLL Xtal frequency count */
6502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	u8 xtal_freq_count;
6512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
6522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
6532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const struct utmi_clk_param utmi_parameters[] = {
6542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{.osc_frequency = 13000000, .enable_delay_count = 0x02,
6552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	 .stable_count = 0x33, .active_delay_count = 0x05,
6562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	 .xtal_freq_count = 0x7F},
6572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{.osc_frequency = 19200000, .enable_delay_count = 0x03,
6582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	 .stable_count = 0x4B, .active_delay_count = 0x06,
6592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	 .xtal_freq_count = 0xBB},
6602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{.osc_frequency = 12000000, .enable_delay_count = 0x02,
6612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	 .stable_count = 0x2F, .active_delay_count = 0x04,
6622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	 .xtal_freq_count = 0x76},
6632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{.osc_frequency = 26000000, .enable_delay_count = 0x04,
6642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	 .stable_count = 0x66, .active_delay_count = 0x09,
6652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	 .xtal_freq_count = 0xFE},
6662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{.osc_frequency = 16800000, .enable_delay_count = 0x03,
6672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	 .stable_count = 0x41, .active_delay_count = 0x0A,
6682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	 .xtal_freq_count = 0xA4},
6692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
6702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
6712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver/* peripheral mux definitions */
6722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
6732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_plld_out0_plld2_out0[] = {
6742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	"pll_d_out0", "pll_d2_out0",
6752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
6762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define mux_plld_out0_plld2_out0_idx NULL
6772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
6782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_pllmcp_clkm[] = {
6792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	"pll_m_out0", "pll_c_out0", "pll_p_out0", "clk_m", "pll_m_ud",
6802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
6812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
6822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const struct clk_div_table pll_re_div_table[] = {
6832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .val = 0, .div = 1 },
6842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .val = 1, .div = 2 },
6852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .val = 2, .div = 3 },
6862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .val = 3, .div = 4 },
6872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .val = 4, .div = 5 },
6882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .val = 5, .div = 6 },
6892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .val = 0, .div = 0 },
6902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
6912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
6926609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijverstatic struct tegra_clk tegra114_clks[tegra_clk_max] __initdata = {
6936609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_rtc] = { .dt_id = TEGRA114_CLK_RTC, .present = true },
6946609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_timer] = { .dt_id = TEGRA114_CLK_TIMER, .present = true },
6956609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_uarta] = { .dt_id = TEGRA114_CLK_UARTA, .present = true },
6966609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_uartd] = { .dt_id = TEGRA114_CLK_UARTD, .present = true },
6976609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_sdmmc2] = { .dt_id = TEGRA114_CLK_SDMMC2, .present = true },
6986609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_i2s1] = { .dt_id = TEGRA114_CLK_I2S1, .present = true },
6996609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_i2c1] = { .dt_id = TEGRA114_CLK_I2C1, .present = true },
7006609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_ndflash] = { .dt_id = TEGRA114_CLK_NDFLASH, .present = true },
7016609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_sdmmc1] = { .dt_id = TEGRA114_CLK_SDMMC1, .present = true },
7026609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_sdmmc4] = { .dt_id = TEGRA114_CLK_SDMMC4, .present = true },
7036609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pwm] = { .dt_id = TEGRA114_CLK_PWM, .present = true },
7046609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_i2s0] = { .dt_id = TEGRA114_CLK_I2S0, .present = true },
7056609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_i2s2] = { .dt_id = TEGRA114_CLK_I2S2, .present = true },
7066609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_epp_8] = { .dt_id = TEGRA114_CLK_EPP, .present = true },
7076609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_gr2d_8] = { .dt_id = TEGRA114_CLK_GR2D, .present = true },
7086609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_usbd] = { .dt_id = TEGRA114_CLK_USBD, .present = true },
7096609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_isp] = { .dt_id = TEGRA114_CLK_ISP, .present = true },
7106609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_gr3d_8] = { .dt_id = TEGRA114_CLK_GR3D, .present = true },
7116609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_disp2] = { .dt_id = TEGRA114_CLK_DISP2, .present = true },
7126609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_disp1] = { .dt_id = TEGRA114_CLK_DISP1, .present = true },
7136609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_host1x_8] = { .dt_id = TEGRA114_CLK_HOST1X, .present = true },
7146609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_vcp] = { .dt_id = TEGRA114_CLK_VCP, .present = true },
7156609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_apbdma] = { .dt_id = TEGRA114_CLK_APBDMA, .present = true },
7166609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_kbc] = { .dt_id = TEGRA114_CLK_KBC, .present = true },
7176609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_kfuse] = { .dt_id = TEGRA114_CLK_KFUSE, .present = true },
7186609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_sbc1_8] = { .dt_id = TEGRA114_CLK_SBC1, .present = true },
7196609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_nor] = { .dt_id = TEGRA114_CLK_NOR, .present = true },
7206609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_sbc2_8] = { .dt_id = TEGRA114_CLK_SBC2, .present = true },
7216609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_sbc3_8] = { .dt_id = TEGRA114_CLK_SBC3, .present = true },
7226609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_i2c5] = { .dt_id = TEGRA114_CLK_I2C5, .present = true },
7236609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_dsia] = { .dt_id = TEGRA114_CLK_DSIA, .present = true },
7246609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_mipi] = { .dt_id = TEGRA114_CLK_MIPI, .present = true },
7256609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_hdmi] = { .dt_id = TEGRA114_CLK_HDMI, .present = true },
7266609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_csi] = { .dt_id = TEGRA114_CLK_CSI, .present = true },
7276609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_i2c2] = { .dt_id = TEGRA114_CLK_I2C2, .present = true },
7286609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_uartc] = { .dt_id = TEGRA114_CLK_UARTC, .present = true },
7296609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_mipi_cal] = { .dt_id = TEGRA114_CLK_MIPI_CAL, .present = true },
7306609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_emc] = { .dt_id = TEGRA114_CLK_EMC, .present = true },
7316609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_usb2] = { .dt_id = TEGRA114_CLK_USB2, .present = true },
7326609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_usb3] = { .dt_id = TEGRA114_CLK_USB3, .present = true },
7336609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_vde_8] = { .dt_id = TEGRA114_CLK_VDE, .present = true },
7346609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_bsea] = { .dt_id = TEGRA114_CLK_BSEA, .present = true },
7356609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_bsev] = { .dt_id = TEGRA114_CLK_BSEV, .present = true },
7366609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_i2c3] = { .dt_id = TEGRA114_CLK_I2C3, .present = true },
7376609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_sbc4_8] = { .dt_id = TEGRA114_CLK_SBC4, .present = true },
7386609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_sdmmc3] = { .dt_id = TEGRA114_CLK_SDMMC3, .present = true },
7396609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_owr] = { .dt_id = TEGRA114_CLK_OWR, .present = true },
7406609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_csite] = { .dt_id = TEGRA114_CLK_CSITE, .present = true },
7416609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_la] = { .dt_id = TEGRA114_CLK_LA, .present = true },
7426609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_trace] = { .dt_id = TEGRA114_CLK_TRACE, .present = true },
7436609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_soc_therm] = { .dt_id = TEGRA114_CLK_SOC_THERM, .present = true },
7446609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_dtv] = { .dt_id = TEGRA114_CLK_DTV, .present = true },
7456609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_ndspeed] = { .dt_id = TEGRA114_CLK_NDSPEED, .present = true },
7466609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_i2cslow] = { .dt_id = TEGRA114_CLK_I2CSLOW, .present = true },
7476609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_dsib] = { .dt_id = TEGRA114_CLK_DSIB, .present = true },
7486609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_tsec] = { .dt_id = TEGRA114_CLK_TSEC, .present = true },
7496609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_xusb_host] = { .dt_id = TEGRA114_CLK_XUSB_HOST, .present = true },
7506609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_msenc] = { .dt_id = TEGRA114_CLK_MSENC, .present = true },
7516609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_csus] = { .dt_id = TEGRA114_CLK_CSUS, .present = true },
7526609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_mselect] = { .dt_id = TEGRA114_CLK_MSELECT, .present = true },
7536609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_tsensor] = { .dt_id = TEGRA114_CLK_TSENSOR, .present = true },
7546609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_i2s3] = { .dt_id = TEGRA114_CLK_I2S3, .present = true },
7556609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_i2s4] = { .dt_id = TEGRA114_CLK_I2S4, .present = true },
7566609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_i2c4] = { .dt_id = TEGRA114_CLK_I2C4, .present = true },
7576609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_sbc5_8] = { .dt_id = TEGRA114_CLK_SBC5, .present = true },
7586609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_sbc6_8] = { .dt_id = TEGRA114_CLK_SBC6, .present = true },
7596609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_d_audio] = { .dt_id = TEGRA114_CLK_D_AUDIO, .present = true },
7606609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_apbif] = { .dt_id = TEGRA114_CLK_APBIF, .present = true },
7616609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_dam0] = { .dt_id = TEGRA114_CLK_DAM0, .present = true },
7626609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_dam1] = { .dt_id = TEGRA114_CLK_DAM1, .present = true },
7636609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_dam2] = { .dt_id = TEGRA114_CLK_DAM2, .present = true },
7646609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_hda2codec_2x] = { .dt_id = TEGRA114_CLK_HDA2CODEC_2X, .present = true },
7656609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_audio0_2x] = { .dt_id = TEGRA114_CLK_AUDIO0_2X, .present = true },
7666609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_audio1_2x] = { .dt_id = TEGRA114_CLK_AUDIO1_2X, .present = true },
7676609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_audio2_2x] = { .dt_id = TEGRA114_CLK_AUDIO2_2X, .present = true },
7686609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_audio3_2x] = { .dt_id = TEGRA114_CLK_AUDIO3_2X, .present = true },
7696609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_audio4_2x] = { .dt_id = TEGRA114_CLK_AUDIO4_2X, .present = true },
7706609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_spdif_2x] = { .dt_id = TEGRA114_CLK_SPDIF_2X, .present = true },
7716609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_actmon] = { .dt_id = TEGRA114_CLK_ACTMON, .present = true },
7726609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_extern1] = { .dt_id = TEGRA114_CLK_EXTERN1, .present = true },
7736609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_extern2] = { .dt_id = TEGRA114_CLK_EXTERN2, .present = true },
7746609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_extern3] = { .dt_id = TEGRA114_CLK_EXTERN3, .present = true },
7756609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_hda] = { .dt_id = TEGRA114_CLK_HDA, .present = true },
7766609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_se] = { .dt_id = TEGRA114_CLK_SE, .present = true },
7776609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_hda2hdmi] = { .dt_id = TEGRA114_CLK_HDA2HDMI, .present = true },
7786609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_cilab] = { .dt_id = TEGRA114_CLK_CILAB, .present = true },
7796609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_cilcd] = { .dt_id = TEGRA114_CLK_CILCD, .present = true },
7806609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_cile] = { .dt_id = TEGRA114_CLK_CILE, .present = true },
7816609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_dsialp] = { .dt_id = TEGRA114_CLK_DSIALP, .present = true },
7826609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_dsiblp] = { .dt_id = TEGRA114_CLK_DSIBLP, .present = true },
7836609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_dds] = { .dt_id = TEGRA114_CLK_DDS, .present = true },
7846609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_dp2] = { .dt_id = TEGRA114_CLK_DP2, .present = true },
7856609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_amx] = { .dt_id = TEGRA114_CLK_AMX, .present = true },
7866609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_adx] = { .dt_id = TEGRA114_CLK_ADX, .present = true },
7876609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_xusb_ss] = { .dt_id = TEGRA114_CLK_XUSB_SS, .present = true },
7886609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_uartb] = { .dt_id = TEGRA114_CLK_UARTB, .present = true },
7896609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_vfir] = { .dt_id = TEGRA114_CLK_VFIR, .present = true },
7906609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_spdif_in] = { .dt_id = TEGRA114_CLK_SPDIF_IN, .present = true },
7916609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_spdif_out] = { .dt_id = TEGRA114_CLK_SPDIF_OUT, .present = true },
7926609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_vi_8] = { .dt_id = TEGRA114_CLK_VI, .present = true },
7936609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_vi_sensor_8] = { .dt_id = TEGRA114_CLK_VI_SENSOR, .present = true },
7946609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_fuse] = { .dt_id = TEGRA114_CLK_FUSE, .present = true },
7956609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_fuse_burn] = { .dt_id = TEGRA114_CLK_FUSE_BURN, .present = true },
7966609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_clk_32k] = { .dt_id = TEGRA114_CLK_CLK_32K, .present = true },
7976609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_clk_m] = { .dt_id = TEGRA114_CLK_CLK_M, .present = true },
7986609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_clk_m_div2] = { .dt_id = TEGRA114_CLK_CLK_M_DIV2, .present = true },
7996609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_clk_m_div4] = { .dt_id = TEGRA114_CLK_CLK_M_DIV4, .present = true },
8006609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_ref] = { .dt_id = TEGRA114_CLK_PLL_REF, .present = true },
8016609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_c] = { .dt_id = TEGRA114_CLK_PLL_C, .present = true },
8026609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_c_out1] = { .dt_id = TEGRA114_CLK_PLL_C_OUT1, .present = true },
8036609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_c2] = { .dt_id = TEGRA114_CLK_PLL_C2, .present = true },
8046609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_c3] = { .dt_id = TEGRA114_CLK_PLL_C3, .present = true },
8056609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_m] = { .dt_id = TEGRA114_CLK_PLL_M, .present = true },
8066609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_m_out1] = { .dt_id = TEGRA114_CLK_PLL_M_OUT1, .present = true },
8076609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_p] = { .dt_id = TEGRA114_CLK_PLL_P, .present = true },
8086609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_p_out1] = { .dt_id = TEGRA114_CLK_PLL_P_OUT1, .present = true },
8096609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_p_out2_int] = { .dt_id = TEGRA114_CLK_PLL_P_OUT2, .present = true },
8106609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_p_out3] = { .dt_id = TEGRA114_CLK_PLL_P_OUT3, .present = true },
8116609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_p_out4] = { .dt_id = TEGRA114_CLK_PLL_P_OUT4, .present = true },
8126609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_a] = { .dt_id = TEGRA114_CLK_PLL_A, .present = true },
8136609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_a_out0] = { .dt_id = TEGRA114_CLK_PLL_A_OUT0, .present = true },
8146609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_d] = { .dt_id = TEGRA114_CLK_PLL_D, .present = true },
8156609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_d_out0] = { .dt_id = TEGRA114_CLK_PLL_D_OUT0, .present = true },
8166609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_d2] = { .dt_id = TEGRA114_CLK_PLL_D2, .present = true },
8176609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_d2_out0] = { .dt_id = TEGRA114_CLK_PLL_D2_OUT0, .present = true },
8186609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_u] = { .dt_id = TEGRA114_CLK_PLL_U, .present = true },
8196609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_u_480m] = { .dt_id = TEGRA114_CLK_PLL_U_480M, .present = true },
8206609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_u_60m] = { .dt_id = TEGRA114_CLK_PLL_U_60M, .present = true },
8216609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_u_48m] = { .dt_id = TEGRA114_CLK_PLL_U_48M, .present = true },
8226609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_u_12m] = { .dt_id = TEGRA114_CLK_PLL_U_12M, .present = true },
8236609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_x] = { .dt_id = TEGRA114_CLK_PLL_X, .present = true },
8246609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_x_out0] = { .dt_id = TEGRA114_CLK_PLL_X_OUT0, .present = true },
8256609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_re_vco] = { .dt_id = TEGRA114_CLK_PLL_RE_VCO, .present = true },
8266609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_re_out] = { .dt_id = TEGRA114_CLK_PLL_RE_OUT, .present = true },
8276609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pll_e_out0] = { .dt_id = TEGRA114_CLK_PLL_E_OUT0, .present = true },
8286609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_spdif_in_sync] = { .dt_id = TEGRA114_CLK_SPDIF_IN_SYNC, .present = true },
8296609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_i2s0_sync] = { .dt_id = TEGRA114_CLK_I2S0_SYNC, .present = true },
8306609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_i2s1_sync] = { .dt_id = TEGRA114_CLK_I2S1_SYNC, .present = true },
8316609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_i2s2_sync] = { .dt_id = TEGRA114_CLK_I2S2_SYNC, .present = true },
8326609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_i2s3_sync] = { .dt_id = TEGRA114_CLK_I2S3_SYNC, .present = true },
8336609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_i2s4_sync] = { .dt_id = TEGRA114_CLK_I2S4_SYNC, .present = true },
8346609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_vimclk_sync] = { .dt_id = TEGRA114_CLK_VIMCLK_SYNC, .present = true },
8356609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_audio0] = { .dt_id = TEGRA114_CLK_AUDIO0, .present = true },
8366609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_audio1] = { .dt_id = TEGRA114_CLK_AUDIO1, .present = true },
8376609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_audio2] = { .dt_id = TEGRA114_CLK_AUDIO2, .present = true },
8386609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_audio3] = { .dt_id = TEGRA114_CLK_AUDIO3, .present = true },
8396609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_audio4] = { .dt_id = TEGRA114_CLK_AUDIO4, .present = true },
8406609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_spdif] = { .dt_id = TEGRA114_CLK_SPDIF, .present = true },
8416609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_clk_out_1] = { .dt_id = TEGRA114_CLK_CLK_OUT_1, .present = true },
8426609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_clk_out_2] = { .dt_id = TEGRA114_CLK_CLK_OUT_2, .present = true },
8436609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_clk_out_3] = { .dt_id = TEGRA114_CLK_CLK_OUT_3, .present = true },
8446609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_blink] = { .dt_id = TEGRA114_CLK_BLINK, .present = true },
8456609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_xusb_host_src] = { .dt_id = TEGRA114_CLK_XUSB_HOST_SRC, .present = true },
8466609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_xusb_falcon_src] = { .dt_id = TEGRA114_CLK_XUSB_FALCON_SRC, .present = true },
8476609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_xusb_fs_src] = { .dt_id = TEGRA114_CLK_XUSB_FS_SRC, .present = true },
8486609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_xusb_ss_src] = { .dt_id = TEGRA114_CLK_XUSB_SS_SRC, .present = true },
8496609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_xusb_dev_src] = { .dt_id = TEGRA114_CLK_XUSB_DEV_SRC, .present = true },
8506609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_xusb_dev] = { .dt_id = TEGRA114_CLK_XUSB_DEV, .present = true },
8516609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_xusb_hs_src] = { .dt_id = TEGRA114_CLK_XUSB_HS_SRC, .present = true },
8526609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_sclk] = { .dt_id = TEGRA114_CLK_SCLK, .present = true },
8536609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_hclk] = { .dt_id = TEGRA114_CLK_HCLK, .present = true },
8546609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_pclk] = { .dt_id = TEGRA114_CLK_PCLK, .present = true },
8556609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_cclk_g] = { .dt_id = TEGRA114_CLK_CCLK_G, .present = true },
8566609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_cclk_lp] = { .dt_id = TEGRA114_CLK_CCLK_LP, .present = true },
8576609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_dfll_ref] = { .dt_id = TEGRA114_CLK_DFLL_REF, .present = true },
8586609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_dfll_soc] = { .dt_id = TEGRA114_CLK_DFLL_SOC, .present = true },
8596609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_audio0_mux] = { .dt_id = TEGRA114_CLK_AUDIO0_MUX, .present = true },
8606609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_audio1_mux] = { .dt_id = TEGRA114_CLK_AUDIO1_MUX, .present = true },
8616609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_audio2_mux] = { .dt_id = TEGRA114_CLK_AUDIO2_MUX, .present = true },
8626609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_audio3_mux] = { .dt_id = TEGRA114_CLK_AUDIO3_MUX, .present = true },
8636609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_audio4_mux] = { .dt_id = TEGRA114_CLK_AUDIO4_MUX, .present = true },
8646609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_spdif_mux] = { .dt_id = TEGRA114_CLK_SPDIF_MUX, .present = true },
8656609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_clk_out_1_mux] = { .dt_id = TEGRA114_CLK_CLK_OUT_1_MUX, .present = true },
8666609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_clk_out_2_mux] = { .dt_id = TEGRA114_CLK_CLK_OUT_2_MUX, .present = true },
8676609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_clk_out_3_mux] = { .dt_id = TEGRA114_CLK_CLK_OUT_3_MUX, .present = true },
8686609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_dsia_mux] = { .dt_id = TEGRA114_CLK_DSIA_MUX, .present = true },
8696609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	[tegra_clk_dsib_mux] = { .dt_id = TEGRA114_CLK_DSIB_MUX, .present = true },
8706609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver};
8716609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver
87273d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijverstatic struct tegra_devclk devclks[] __initdata = {
87373d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "clk_m", .dt_id = TEGRA114_CLK_CLK_M },
87473d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_ref", .dt_id = TEGRA114_CLK_PLL_REF },
87573d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "clk_32k", .dt_id = TEGRA114_CLK_CLK_32K },
87673d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "clk_m_div2", .dt_id = TEGRA114_CLK_CLK_M_DIV2 },
87773d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "clk_m_div4", .dt_id = TEGRA114_CLK_CLK_M_DIV4 },
87873d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_c", .dt_id = TEGRA114_CLK_PLL_C },
87973d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_c_out1", .dt_id = TEGRA114_CLK_PLL_C_OUT1 },
88073d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_c2", .dt_id = TEGRA114_CLK_PLL_C2 },
88173d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_c3", .dt_id = TEGRA114_CLK_PLL_C3 },
88273d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_p", .dt_id = TEGRA114_CLK_PLL_P },
88373d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_p_out1", .dt_id = TEGRA114_CLK_PLL_P_OUT1 },
88473d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_p_out2", .dt_id = TEGRA114_CLK_PLL_P_OUT2 },
88573d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_p_out3", .dt_id = TEGRA114_CLK_PLL_P_OUT3 },
88673d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_p_out4", .dt_id = TEGRA114_CLK_PLL_P_OUT4 },
88773d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_m", .dt_id = TEGRA114_CLK_PLL_M },
88873d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_m_out1", .dt_id = TEGRA114_CLK_PLL_M_OUT1 },
88973d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_x", .dt_id = TEGRA114_CLK_PLL_X },
89073d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_x_out0", .dt_id = TEGRA114_CLK_PLL_X_OUT0 },
89173d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_u", .dt_id = TEGRA114_CLK_PLL_U },
89273d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_u_480M", .dt_id = TEGRA114_CLK_PLL_U_480M },
89373d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_u_60M", .dt_id = TEGRA114_CLK_PLL_U_60M },
89473d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_u_48M", .dt_id = TEGRA114_CLK_PLL_U_48M },
89573d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_u_12M", .dt_id = TEGRA114_CLK_PLL_U_12M },
89673d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_d", .dt_id = TEGRA114_CLK_PLL_D },
89773d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_d_out0", .dt_id = TEGRA114_CLK_PLL_D_OUT0 },
89873d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_d2", .dt_id = TEGRA114_CLK_PLL_D2 },
89973d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_d2_out0", .dt_id = TEGRA114_CLK_PLL_D2_OUT0 },
90073d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_a", .dt_id = TEGRA114_CLK_PLL_A },
90173d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_a_out0", .dt_id = TEGRA114_CLK_PLL_A_OUT0 },
90273d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_re_vco", .dt_id = TEGRA114_CLK_PLL_RE_VCO },
90373d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_re_out", .dt_id = TEGRA114_CLK_PLL_RE_OUT },
90473d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pll_e_out0", .dt_id = TEGRA114_CLK_PLL_E_OUT0 },
90573d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "spdif_in_sync", .dt_id = TEGRA114_CLK_SPDIF_IN_SYNC },
90673d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "i2s0_sync", .dt_id = TEGRA114_CLK_I2S0_SYNC },
90773d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "i2s1_sync", .dt_id = TEGRA114_CLK_I2S1_SYNC },
90873d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "i2s2_sync", .dt_id = TEGRA114_CLK_I2S2_SYNC },
90973d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "i2s3_sync", .dt_id = TEGRA114_CLK_I2S3_SYNC },
91073d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "i2s4_sync", .dt_id = TEGRA114_CLK_I2S4_SYNC },
91173d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "vimclk_sync", .dt_id = TEGRA114_CLK_VIMCLK_SYNC },
91273d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "audio0", .dt_id = TEGRA114_CLK_AUDIO0 },
91373d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "audio1", .dt_id = TEGRA114_CLK_AUDIO1 },
91473d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "audio2", .dt_id = TEGRA114_CLK_AUDIO2 },
91573d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "audio3", .dt_id = TEGRA114_CLK_AUDIO3 },
91673d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "audio4", .dt_id = TEGRA114_CLK_AUDIO4 },
91773d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "spdif", .dt_id = TEGRA114_CLK_SPDIF },
91873d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "audio0_2x", .dt_id = TEGRA114_CLK_AUDIO0_2X },
91973d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "audio1_2x", .dt_id = TEGRA114_CLK_AUDIO1_2X },
92073d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "audio2_2x", .dt_id = TEGRA114_CLK_AUDIO2_2X },
92173d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "audio3_2x", .dt_id = TEGRA114_CLK_AUDIO3_2X },
92273d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "audio4_2x", .dt_id = TEGRA114_CLK_AUDIO4_2X },
92373d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "spdif_2x", .dt_id = TEGRA114_CLK_SPDIF_2X },
92473d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "extern1", .dev_id = "clk_out_1", .dt_id = TEGRA114_CLK_EXTERN1 },
92573d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "extern2", .dev_id = "clk_out_2", .dt_id = TEGRA114_CLK_EXTERN2 },
92673d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "extern3", .dev_id = "clk_out_3", .dt_id = TEGRA114_CLK_EXTERN3 },
92773d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "blink", .dt_id = TEGRA114_CLK_BLINK },
92873d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "cclk_g", .dt_id = TEGRA114_CLK_CCLK_G },
92973d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "cclk_lp", .dt_id = TEGRA114_CLK_CCLK_LP },
93073d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "sclk", .dt_id = TEGRA114_CLK_SCLK },
93173d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "hclk", .dt_id = TEGRA114_CLK_HCLK },
93273d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .con_id = "pclk", .dt_id = TEGRA114_CLK_PCLK },
93373d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .dev_id = "rtc-tegra", .dt_id = TEGRA114_CLK_RTC },
93473d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	{ .dev_id = "timer", .dt_id = TEGRA114_CLK_TIMER },
93573d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver};
93673d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver
937343a607cb79259429afbb9820bf524d33084e66cPeter De Schrijverstatic struct clk **clks;
9382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
9392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic unsigned long osc_freq;
9402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic unsigned long pll_ref_freq;
9412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
9422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic int __init tegra114_osc_clk_init(void __iomem *clk_base)
9432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{
9442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	struct clk *clk;
9452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	u32 val, pll_ref_div;
9462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
9472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	val = readl_relaxed(clk_base + OSC_CTRL);
9482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
9492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	osc_freq = tegra114_input_freq[val >> OSC_CTRL_OSC_FREQ_SHIFT];
9502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	if (!osc_freq) {
9512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver		WARN_ON(1);
9522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver		return -EINVAL;
9532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	}
9542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
9552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* clk_m */
9562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_fixed_rate(NULL, "clk_m", NULL, CLK_IS_ROOT,
9572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				      osc_freq);
958c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_CLK_M] = clk;
9592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
9602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* pll_ref */
9612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	val = (val >> OSC_CTRL_PLL_REF_DIV_SHIFT) & 3;
9622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	pll_ref_div = 1 << val;
9632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_fixed_factor(NULL, "pll_ref", "clk_m",
9642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					CLK_SET_RATE_PARENT, 1, pll_ref_div);
965c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PLL_REF] = clk;
9662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
9672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	pll_ref_freq = osc_freq / pll_ref_div;
9682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
9692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	return 0;
9702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}
9712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
9722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic void __init tegra114_fixed_clk_init(void __iomem *clk_base)
9732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{
9742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	struct clk *clk;
9752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
9762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* clk_32k */
9772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_fixed_rate(NULL, "clk_32k", NULL, CLK_IS_ROOT,
9782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				      32768);
979c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_CLK_32K] = clk;
9802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
9812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* clk_m_div2 */
9822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_fixed_factor(NULL, "clk_m_div2", "clk_m",
9832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					CLK_SET_RATE_PARENT, 1, 2);
984c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_CLK_M_DIV2] = clk;
9852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
9862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* clk_m_div4 */
9872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_fixed_factor(NULL, "clk_m_div4", "clk_m",
9882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					CLK_SET_RATE_PARENT, 1, 4);
989c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_CLK_M_DIV4] = clk;
9902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
9912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}
9922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
9932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic __init void tegra114_utmi_param_configure(void __iomem *clk_base)
9942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{
9952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	u32 reg;
9962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	int i;
9972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
9982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	for (i = 0; i < ARRAY_SIZE(utmi_parameters); i++) {
9992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver		if (osc_freq == utmi_parameters[i].osc_frequency)
10002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver			break;
10012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	}
10022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	if (i >= ARRAY_SIZE(utmi_parameters)) {
10042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver		pr_err("%s: Unexpected oscillator freq %lu\n", __func__,
10052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver		       osc_freq);
10062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver		return;
10072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	}
10082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg = readl_relaxed(clk_base + UTMIP_PLL_CFG2);
10102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* Program UTMIP PLL stable and active counts */
10122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* [FIXME] arclk_rst.h says WRONG! This should be 1ms -> 0x50 Check! */
10132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg &= ~UTMIP_PLL_CFG2_STABLE_COUNT(~0);
10142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg |= UTMIP_PLL_CFG2_STABLE_COUNT(utmi_parameters[i].stable_count);
10152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg &= ~UTMIP_PLL_CFG2_ACTIVE_DLY_COUNT(~0);
10172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg |= UTMIP_PLL_CFG2_ACTIVE_DLY_COUNT(utmi_parameters[i].
10192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					    active_delay_count);
10202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* Remove power downs from UTMIP PLL control bits */
10222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg &= ~UTMIP_PLL_CFG2_FORCE_PD_SAMP_A_POWERDOWN;
10232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg &= ~UTMIP_PLL_CFG2_FORCE_PD_SAMP_B_POWERDOWN;
10242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg &= ~UTMIP_PLL_CFG2_FORCE_PD_SAMP_C_POWERDOWN;
10252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	writel_relaxed(reg, clk_base + UTMIP_PLL_CFG2);
10272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* Program UTMIP PLL delay and oscillator frequency counts */
10292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg = readl_relaxed(clk_base + UTMIP_PLL_CFG1);
10302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg &= ~UTMIP_PLL_CFG1_ENABLE_DLY_COUNT(~0);
10312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg |= UTMIP_PLL_CFG1_ENABLE_DLY_COUNT(utmi_parameters[i].
10332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					    enable_delay_count);
10342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg &= ~UTMIP_PLL_CFG1_XTAL_FREQ_COUNT(~0);
10362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg |= UTMIP_PLL_CFG1_XTAL_FREQ_COUNT(utmi_parameters[i].
10372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					   xtal_freq_count);
10382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* Remove power downs from UTMIP PLL control bits */
10402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERDOWN;
10412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ACTIVE_POWERDOWN;
10422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg &= ~UTMIP_PLL_CFG1_FORCE_PLLU_POWERUP;
10432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg &= ~UTMIP_PLL_CFG1_FORCE_PLLU_POWERDOWN;
10442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	writel_relaxed(reg, clk_base + UTMIP_PLL_CFG1);
10452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* Setup HW control of UTMIPLL */
10472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg = readl_relaxed(clk_base + UTMIPLL_HW_PWRDN_CFG0);
10482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg |= UTMIPLL_HW_PWRDN_CFG0_USE_LOCKDET;
10492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg &= ~UTMIPLL_HW_PWRDN_CFG0_CLK_ENABLE_SWCTL;
10502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg |= UTMIPLL_HW_PWRDN_CFG0_SEQ_START_STATE;
10512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	writel_relaxed(reg, clk_base + UTMIPLL_HW_PWRDN_CFG0);
10522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg = readl_relaxed(clk_base + UTMIP_PLL_CFG1);
10542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERUP;
10552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERDOWN;
10562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	writel_relaxed(reg, clk_base + UTMIP_PLL_CFG1);
10572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	udelay(1);
10592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* Setup SW override of UTMIPLL assuming USB2.0
10612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	   ports are assigned to USB2 */
10622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg = readl_relaxed(clk_base + UTMIPLL_HW_PWRDN_CFG0);
10632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg |= UTMIPLL_HW_PWRDN_CFG0_IDDQ_SWCTL;
10642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg &= ~UTMIPLL_HW_PWRDN_CFG0_IDDQ_OVERRIDE;
10652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	writel_relaxed(reg, clk_base + UTMIPLL_HW_PWRDN_CFG0);
10662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	udelay(1);
10682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* Enable HW control UTMIPLL */
10702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg = readl_relaxed(clk_base + UTMIPLL_HW_PWRDN_CFG0);
10712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	reg |= UTMIPLL_HW_PWRDN_CFG0_SEQ_ENABLE;
10722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	writel_relaxed(reg, clk_base + UTMIPLL_HW_PWRDN_CFG0);
10732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}
10742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic void __init tegra114_pll_init(void __iomem *clk_base,
10762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				     void __iomem *pmc)
10772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{
10782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	u32 val;
10792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	struct clk *clk;
10802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLC */
108204edb099a4a7e774a98b241dc016957922cbfb44Peter De Schrijver	clk = tegra_clk_register_pllxc("pll_c", "pll_ref", clk_base,
1083ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver			pmc, 0, &pll_c_params, NULL);
108404edb099a4a7e774a98b241dc016957922cbfb44Peter De Schrijver	clks[TEGRA114_CLK_PLL_C] = clk;
108504edb099a4a7e774a98b241dc016957922cbfb44Peter De Schrijver
108604edb099a4a7e774a98b241dc016957922cbfb44Peter De Schrijver	/* PLLC_OUT1 */
108704edb099a4a7e774a98b241dc016957922cbfb44Peter De Schrijver	clk = tegra_clk_register_divider("pll_c_out1_div", "pll_c",
108804edb099a4a7e774a98b241dc016957922cbfb44Peter De Schrijver			clk_base + PLLC_OUT, 0, TEGRA_DIVIDER_ROUND_UP,
108904edb099a4a7e774a98b241dc016957922cbfb44Peter De Schrijver			8, 8, 1, NULL);
109004edb099a4a7e774a98b241dc016957922cbfb44Peter De Schrijver	clk = tegra_clk_register_pll_out("pll_c_out1", "pll_c_out1_div",
109104edb099a4a7e774a98b241dc016957922cbfb44Peter De Schrijver				clk_base + PLLC_OUT, 1, 0,
109204edb099a4a7e774a98b241dc016957922cbfb44Peter De Schrijver				CLK_SET_RATE_PARENT, 0, NULL);
109304edb099a4a7e774a98b241dc016957922cbfb44Peter De Schrijver	clks[TEGRA114_CLK_PLL_C_OUT1] = clk;
10942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
10952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLC2 */
1096ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	clk = tegra_clk_register_pllc("pll_c2", "pll_ref", clk_base, pmc, 0,
1097ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver			     &pll_c2_params, NULL);
1098c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PLL_C2] = clk;
10992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLC3 */
1101ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver	clk = tegra_clk_register_pllc("pll_c3", "pll_ref", clk_base, pmc, 0,
1102ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver			     &pll_c3_params, NULL);
1103c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PLL_C3] = clk;
11042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLM */
11062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = tegra_clk_register_pllm("pll_m", "pll_ref", clk_base, pmc,
1107ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver			     CLK_IGNORE_UNUSED | CLK_SET_RATE_GATE,
1108ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver			     &pll_m_params, NULL);
1109c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PLL_M] = clk;
11102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLM_OUT1 */
11122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = tegra_clk_register_divider("pll_m_out1_div", "pll_m",
11132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				clk_base + PLLM_OUT, 0, TEGRA_DIVIDER_ROUND_UP,
11142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				8, 8, 1, NULL);
11152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = tegra_clk_register_pll_out("pll_m_out1", "pll_m_out1_div",
11162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				clk_base + PLLM_OUT, 1, 0, CLK_IGNORE_UNUSED |
11172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				CLK_SET_RATE_PARENT, 0, NULL);
1118c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PLL_M_OUT1] = clk;
11192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLM_UD */
11212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_fixed_factor(NULL, "pll_m_ud", "pll_m",
11222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					CLK_SET_RATE_PARENT, 1, 1);
11232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLX */
112504edb099a4a7e774a98b241dc016957922cbfb44Peter De Schrijver	clk = tegra_clk_register_pllxc("pll_x", "pll_ref", clk_base,
1126ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver			pmc, CLK_IGNORE_UNUSED, &pll_x_params, NULL);
112704edb099a4a7e774a98b241dc016957922cbfb44Peter De Schrijver	clks[TEGRA114_CLK_PLL_X] = clk;
11282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLX_OUT0 */
11302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_fixed_factor(NULL, "pll_x_out0", "pll_x",
11312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					CLK_SET_RATE_PARENT, 1, 2);
1132c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PLL_X_OUT0] = clk;
11332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLU */
11352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	val = readl(clk_base + pll_u_params.base_reg);
11362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	val &= ~BIT(24); /* disable PLLU_OVERRIDE */
11372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	writel(val, clk_base + pll_u_params.base_reg);
11382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = tegra_clk_register_pll("pll_u", "pll_ref", clk_base, pmc, 0,
1140ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver			    &pll_u_params, &pll_u_lock);
1141c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PLL_U] = clk;
11422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	tegra114_utmi_param_configure(clk_base);
11442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLU_480M */
11462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_gate(NULL, "pll_u_480M", "pll_u",
11472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				CLK_SET_RATE_PARENT, clk_base + PLLU_BASE,
11482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				22, 0, &pll_u_lock);
1149c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PLL_U_480M] = clk;
11502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLU_60M */
11522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_fixed_factor(NULL, "pll_u_60M", "pll_u",
11532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					CLK_SET_RATE_PARENT, 1, 8);
1154c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PLL_U_60M] = clk;
11552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLU_48M */
11572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_fixed_factor(NULL, "pll_u_48M", "pll_u",
11582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					CLK_SET_RATE_PARENT, 1, 10);
1159c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PLL_U_48M] = clk;
11602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLU_12M */
11622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_fixed_factor(NULL, "pll_u_12M", "pll_u",
11632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					CLK_SET_RATE_PARENT, 1, 40);
1164c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PLL_U_12M] = clk;
11652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLD */
11672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = tegra_clk_register_pll("pll_d", "pll_ref", clk_base, pmc, 0,
1168ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver			    &pll_d_params, &pll_d_lock);
1169c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PLL_D] = clk;
11702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLD_OUT0 */
11722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_fixed_factor(NULL, "pll_d_out0", "pll_d",
11732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					CLK_SET_RATE_PARENT, 1, 2);
1174c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PLL_D_OUT0] = clk;
11752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLD2 */
11772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = tegra_clk_register_pll("pll_d2", "pll_ref", clk_base, pmc, 0,
1178ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver			    &pll_d2_params, &pll_d2_lock);
1179c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PLL_D2] = clk;
11802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLD2_OUT0 */
11822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_fixed_factor(NULL, "pll_d2_out0", "pll_d2",
11832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					CLK_SET_RATE_PARENT, 1, 2);
1184c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PLL_D2_OUT0] = clk;
11852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLRE */
11872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = tegra_clk_register_pllre("pll_re_vco", "pll_ref", clk_base, pmc,
1188ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver			     0, &pll_re_vco_params, &pll_re_lock, pll_ref_freq);
1189c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PLL_RE_VCO] = clk;
11902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_divider_table(NULL, "pll_re_out", "pll_re_vco", 0,
11922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					 clk_base + PLLRE_BASE, 16, 4, 0,
11932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					 pll_re_div_table, &pll_re_lock);
1194c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PLL_RE_OUT] = clk;
11952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
11962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PLLE */
11978e9cc80aa348938078c3c1a7ab55efb3c40990e3Peter De Schrijver	clk = tegra_clk_register_plle_tegra114("pll_e_out0", "pll_ref",
1198ebe142b2ad35d5656caae35d5deefdbebe847d3bPeter De Schrijver				      clk_base, 0, &pll_e_params, NULL);
1199c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PLL_E_OUT0] = clk;
12002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}
12012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
12022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *clk_out1_parents[] = { "clk_m", "clk_m_div2",
12032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	"clk_m_div4", "extern1",
12042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
12052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
12062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *clk_out2_parents[] = { "clk_m", "clk_m_div2",
12072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	"clk_m_div4", "extern2",
12082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
12092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
12102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *clk_out3_parents[] = { "clk_m", "clk_m_div2",
12112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	"clk_m_div4", "extern3",
12122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
12132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
12142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic void __init tegra114_pmc_clk_init(void __iomem *pmc_base)
12152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{
12162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	struct clk *clk;
12172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
12182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* clk_out_1 */
12192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_mux(NULL, "clk_out_1_mux", clk_out1_parents,
1220819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan			       ARRAY_SIZE(clk_out1_parents),
1221819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan			       CLK_SET_RATE_NO_REPARENT,
12222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver			       pmc_base + PMC_CLK_OUT_CNTRL, 6, 3, 0,
12232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver			       &clk_out_lock);
1224c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_CLK_OUT_1_MUX] = clk;
12252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_gate(NULL, "clk_out_1", "clk_out_1_mux", 0,
12262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				pmc_base + PMC_CLK_OUT_CNTRL, 2, 0,
12272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				&clk_out_lock);
1228c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_CLK_OUT_1] = clk;
12292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
12302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* clk_out_2 */
12312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_mux(NULL, "clk_out_2_mux", clk_out2_parents,
1232819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan			       ARRAY_SIZE(clk_out2_parents),
1233819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan			       CLK_SET_RATE_NO_REPARENT,
12342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver			       pmc_base + PMC_CLK_OUT_CNTRL, 14, 3, 0,
12352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver			       &clk_out_lock);
1236c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_CLK_OUT_2_MUX] = clk;
12372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_gate(NULL, "clk_out_2", "clk_out_2_mux", 0,
12382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				pmc_base + PMC_CLK_OUT_CNTRL, 10, 0,
12392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				&clk_out_lock);
1240c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_CLK_OUT_2] = clk;
12412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
12422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* clk_out_3 */
12432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_mux(NULL, "clk_out_3_mux", clk_out3_parents,
1244819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan			       ARRAY_SIZE(clk_out3_parents),
1245819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan			       CLK_SET_RATE_NO_REPARENT,
12462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver			       pmc_base + PMC_CLK_OUT_CNTRL, 22, 3, 0,
12472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver			       &clk_out_lock);
1248c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_CLK_OUT_3_MUX] = clk;
12492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_gate(NULL, "clk_out_3", "clk_out_3_mux", 0,
12502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				pmc_base + PMC_CLK_OUT_CNTRL, 18, 0,
12512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				&clk_out_lock);
1252c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_CLK_OUT_3] = clk;
12532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
12542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* blink */
12559139227d4caef6a8daae8a428f9a4bbb7394ea8bAlexandre Courbot	/* clear the blink timer register to directly output clk_32k */
12569139227d4caef6a8daae8a428f9a4bbb7394ea8bAlexandre Courbot	writel_relaxed(0, pmc_base + PMC_BLINK_TIMER);
12572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_gate(NULL, "blink_override", "clk_32k", 0,
12582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				pmc_base + PMC_DPD_PADS_ORIDE,
12592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				PMC_DPD_PADS_ORIDE_BLINK_ENB, 0, NULL);
12602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_gate(NULL, "blink", "blink_override", 0,
12612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				pmc_base + PMC_CTRL,
12622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				PMC_CTRL_BLINK_ENB, 0, NULL);
1263c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_BLINK] = clk;
12642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
12652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}
12662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
12672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *sclk_parents[] = { "clk_m", "pll_c_out1", "pll_p_out4",
126829b09447b648ed23ce290994389b3c281a1b6c69Peter De Schrijver			       "pll_p", "pll_p_out2", "unused",
12692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver			       "clk_32k", "pll_m_out1" };
12702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
12712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *cclk_g_parents[] = { "clk_m", "pll_c", "clk_32k", "pll_m",
12722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					"pll_p", "pll_p_out4", "unused",
12732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					"unused", "pll_x" };
12742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
12752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *cclk_lp_parents[] = { "clk_m", "pll_c", "clk_32k", "pll_m",
12762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					 "pll_p", "pll_p_out4", "unused",
12772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					 "unused", "pll_x", "pll_x_out0" };
12782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
12792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic void __init tegra114_super_clk_init(void __iomem *clk_base)
12802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{
12812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	struct clk *clk;
12822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
12832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* CCLKG */
12842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = tegra_clk_register_super_mux("cclk_g", cclk_g_parents,
12852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					ARRAY_SIZE(cclk_g_parents),
12862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					CLK_SET_RATE_PARENT,
12872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					clk_base + CCLKG_BURST_POLICY,
12882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					0, 4, 0, 0, NULL);
1289c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_CCLK_G] = clk;
12902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
12912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* CCLKLP */
12922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = tegra_clk_register_super_mux("cclk_lp", cclk_lp_parents,
12932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					ARRAY_SIZE(cclk_lp_parents),
12942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					CLK_SET_RATE_PARENT,
12952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					clk_base + CCLKLP_BURST_POLICY,
12962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					0, 4, 8, 9, NULL);
1297c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_CCLK_LP] = clk;
12982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
12992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* SCLK */
13002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = tegra_clk_register_super_mux("sclk", sclk_parents,
13012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					ARRAY_SIZE(sclk_parents),
13022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					CLK_SET_RATE_PARENT,
13032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					clk_base + SCLK_BURST_POLICY,
13042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver					0, 4, 0, 0, NULL);
1305c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_SCLK] = clk;
13062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
13072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* HCLK */
13082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_divider(NULL, "hclk_div", "sclk", 0,
13092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				   clk_base + SYSTEM_CLK_RATE, 4, 2, 0,
13102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				   &sysrate_lock);
13112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_gate(NULL, "hclk", "hclk_div", CLK_SET_RATE_PARENT |
13122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				CLK_IGNORE_UNUSED, clk_base + SYSTEM_CLK_RATE,
13132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				7, CLK_GATE_SET_TO_DISABLE, &sysrate_lock);
1314c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_HCLK] = clk;
13152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
13162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	/* PCLK */
13172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_divider(NULL, "pclk_div", "hclk", 0,
13182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				   clk_base + SYSTEM_CLK_RATE, 0, 2, 0,
13192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				   &sysrate_lock);
13202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_gate(NULL, "pclk", "pclk_div", CLK_SET_RATE_PARENT |
13212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				CLK_IGNORE_UNUSED, clk_base + SYSTEM_CLK_RATE,
13222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver				3, CLK_GATE_SET_TO_DISABLE, &sysrate_lock);
1323c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_PCLK] = clk;
13242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}
13252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
132676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic __init void tegra114_periph_clk_init(void __iomem *clk_base,
132776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver					    void __iomem *pmc_base)
13282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{
13292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	struct clk *clk;
13302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	u32 val;
13312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
133276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	/* xusb_hs_src */
133376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	val = readl(clk_base + CLK_SOURCE_XUSB_SS_SRC);
133476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	val |= BIT(25); /* always select PLLU_60M */
133576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	writel(val, clk_base + CLK_SOURCE_XUSB_SS_SRC);
133676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
133776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	clk = clk_register_fixed_factor(NULL, "xusb_hs_src", "pll_u_60M", 0,
133876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver					1, 1);
133976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	clks[TEGRA114_CLK_XUSB_HS_SRC] = clk;
134076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
134176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	/* dsia mux */
13422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_mux(NULL, "dsia_mux", mux_plld_out0_plld2_out0,
1343819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan			       ARRAY_SIZE(mux_plld_out0_plld2_out0),
1344819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan			       CLK_SET_RATE_NO_REPARENT,
13452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver			       clk_base + PLLD_BASE, 25, 1, 0, &pll_d_lock);
1346c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_DSIA_MUX] = clk;
13472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
134876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	/* dsib mux */
13492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_mux(NULL, "dsib_mux", mux_plld_out0_plld2_out0,
1350819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan			       ARRAY_SIZE(mux_plld_out0_plld2_out0),
1351819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan			       CLK_SET_RATE_NO_REPARENT,
13522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver			       clk_base + PLLD2_BASE, 25, 1, 0, &pll_d2_lock);
1353c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	clks[TEGRA114_CLK_DSIB_MUX] = clk;
13542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
135576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	/* emc mux */
13562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk = clk_register_mux(NULL, "emc_mux", mux_pllmcp_clkm,
1357819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan			       ARRAY_SIZE(mux_pllmcp_clkm),
1358819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan			       CLK_SET_RATE_NO_REPARENT,
13592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver			       clk_base + CLK_SOURCE_EMC,
13602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver			       29, 3, 0, NULL);
1361d5ff89a82a6d272d210db68a9487877682c94a24Peter De Schrijver
136276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	tegra_periph_clk_init(clk_base, pmc_base, tegra114_clks,
136376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver				&pll_p_params);
13642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}
13652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
136631972fd95527a5942b777e89404501d5421a0df0Joseph Lo/* Tegra114 CPU clock and reset control functions */
136731972fd95527a5942b777e89404501d5421a0df0Joseph Lostatic void tegra114_wait_cpu_in_reset(u32 cpu)
136831972fd95527a5942b777e89404501d5421a0df0Joseph Lo{
136931972fd95527a5942b777e89404501d5421a0df0Joseph Lo	unsigned int reg;
137031972fd95527a5942b777e89404501d5421a0df0Joseph Lo
137131972fd95527a5942b777e89404501d5421a0df0Joseph Lo	do {
137231972fd95527a5942b777e89404501d5421a0df0Joseph Lo		reg = readl(clk_base + CLK_RST_CONTROLLER_CPU_CMPLX_STATUS);
137331972fd95527a5942b777e89404501d5421a0df0Joseph Lo		cpu_relax();
137431972fd95527a5942b777e89404501d5421a0df0Joseph Lo	} while (!(reg & (1 << cpu)));  /* check CPU been reset or not */
137531972fd95527a5942b777e89404501d5421a0df0Joseph Lo}
137631972fd95527a5942b777e89404501d5421a0df0Joseph Lostatic void tegra114_disable_cpu_clock(u32 cpu)
137731972fd95527a5942b777e89404501d5421a0df0Joseph Lo{
137831972fd95527a5942b777e89404501d5421a0df0Joseph Lo	/* flow controller would take care in the power sequence. */
137931972fd95527a5942b777e89404501d5421a0df0Joseph Lo}
138031972fd95527a5942b777e89404501d5421a0df0Joseph Lo
1381ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo#ifdef CONFIG_PM_SLEEP
1382ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lostatic void tegra114_cpu_clock_suspend(void)
1383ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo{
1384ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo	/* switch coresite to clk_m, save off original source */
1385ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo	tegra114_cpu_clk_sctx.clk_csite_src =
1386ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo				readl(clk_base + CLK_SOURCE_CSITE);
1387ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo	writel(3 << 30, clk_base + CLK_SOURCE_CSITE);
13880017f447cc01fa499f1d10dec09702d381f13fe0Joseph Lo
13890017f447cc01fa499f1d10dec09702d381f13fe0Joseph Lo	tegra114_cpu_clk_sctx.cclkg_burst =
13900017f447cc01fa499f1d10dec09702d381f13fe0Joseph Lo				readl(clk_base + CCLKG_BURST_POLICY);
13910017f447cc01fa499f1d10dec09702d381f13fe0Joseph Lo	tegra114_cpu_clk_sctx.cclkg_divider =
13920017f447cc01fa499f1d10dec09702d381f13fe0Joseph Lo				readl(clk_base + CCLKG_BURST_POLICY + 4);
1393ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo}
1394ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo
1395ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lostatic void tegra114_cpu_clock_resume(void)
1396ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo{
1397ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo	writel(tegra114_cpu_clk_sctx.clk_csite_src,
1398ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo					clk_base + CLK_SOURCE_CSITE);
13990017f447cc01fa499f1d10dec09702d381f13fe0Joseph Lo
14000017f447cc01fa499f1d10dec09702d381f13fe0Joseph Lo	writel(tegra114_cpu_clk_sctx.cclkg_burst,
14010017f447cc01fa499f1d10dec09702d381f13fe0Joseph Lo					clk_base + CCLKG_BURST_POLICY);
14020017f447cc01fa499f1d10dec09702d381f13fe0Joseph Lo	writel(tegra114_cpu_clk_sctx.cclkg_divider,
14030017f447cc01fa499f1d10dec09702d381f13fe0Joseph Lo					clk_base + CCLKG_BURST_POLICY + 4);
1404ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo}
1405ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo#endif
1406ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo
140731972fd95527a5942b777e89404501d5421a0df0Joseph Lostatic struct tegra_cpu_car_ops tegra114_cpu_car_ops = {
140831972fd95527a5942b777e89404501d5421a0df0Joseph Lo	.wait_for_reset	= tegra114_wait_cpu_in_reset,
140931972fd95527a5942b777e89404501d5421a0df0Joseph Lo	.disable_clock	= tegra114_disable_cpu_clock,
1410ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo#ifdef CONFIG_PM_SLEEP
1411ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo	.suspend	= tegra114_cpu_clock_suspend,
1412ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo	.resume		= tegra114_cpu_clock_resume,
1413ad7d114083afda5fbbb52488c42b4a17107c6872Joseph Lo#endif
141431972fd95527a5942b777e89404501d5421a0df0Joseph Lo};
14152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
14162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const struct of_device_id pmc_match[] __initconst = {
14172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{ .compatible = "nvidia,tegra114-pmc" },
14182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	{},
14192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
14202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
14219e60121fd18c22851c19ec04e8e58172cb5a7d2cPaul Walmsley/*
14229e60121fd18c22851c19ec04e8e58172cb5a7d2cPaul Walmsley * dfll_soc/dfll_ref apparently must be kept enabled, otherwise I2C5
14239e60121fd18c22851c19ec04e8e58172cb5a7d2cPaul Walmsley * breaks
14249e60121fd18c22851c19ec04e8e58172cb5a7d2cPaul Walmsley */
1425056dfcf67ebaa9eb3aff5f35ce98c073157f1d5bSachin Kamatstatic struct tegra_clk_init_table init_table[] __initdata = {
1426c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	{TEGRA114_CLK_UARTA, TEGRA114_CLK_PLL_P, 408000000, 0},
1427c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	{TEGRA114_CLK_UARTB, TEGRA114_CLK_PLL_P, 408000000, 0},
1428c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	{TEGRA114_CLK_UARTC, TEGRA114_CLK_PLL_P, 408000000, 0},
1429c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	{TEGRA114_CLK_UARTD, TEGRA114_CLK_PLL_P, 408000000, 0},
1430c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	{TEGRA114_CLK_PLL_A, TEGRA114_CLK_CLK_MAX, 564480000, 1},
1431c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	{TEGRA114_CLK_PLL_A_OUT0, TEGRA114_CLK_CLK_MAX, 11289600, 1},
1432c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	{TEGRA114_CLK_EXTERN1, TEGRA114_CLK_PLL_A_OUT0, 0, 1},
1433c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	{TEGRA114_CLK_CLK_OUT_1_MUX, TEGRA114_CLK_EXTERN1, 0, 1},
1434c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	{TEGRA114_CLK_CLK_OUT_1, TEGRA114_CLK_CLK_MAX, 0, 1},
1435c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	{TEGRA114_CLK_I2S0, TEGRA114_CLK_PLL_A_OUT0, 11289600, 0},
1436c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	{TEGRA114_CLK_I2S1, TEGRA114_CLK_PLL_A_OUT0, 11289600, 0},
1437c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	{TEGRA114_CLK_I2S2, TEGRA114_CLK_PLL_A_OUT0, 11289600, 0},
1438c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	{TEGRA114_CLK_I2S3, TEGRA114_CLK_PLL_A_OUT0, 11289600, 0},
1439c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	{TEGRA114_CLK_I2S4, TEGRA114_CLK_PLL_A_OUT0, 11289600, 0},
1440897e1dde1ec1571a28545594633624927fa0a76eAndrew Chew	{TEGRA114_CLK_HOST1X, TEGRA114_CLK_PLL_P, 136000000, 0},
1441c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	{TEGRA114_CLK_DFLL_SOC, TEGRA114_CLK_PLL_P, 51000000, 1},
1442c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	{TEGRA114_CLK_DFLL_REF, TEGRA114_CLK_PLL_P, 51000000, 1},
1443f67a8d21e63876a79f9f94b734049e789d594c7bThierry Reding	{TEGRA114_CLK_GR2D, TEGRA114_CLK_PLL_C2, 300000000, 0},
1444f67a8d21e63876a79f9f94b734049e789d594c7bThierry Reding	{TEGRA114_CLK_GR3D, TEGRA114_CLK_PLL_C2, 300000000, 0},
1445fc20eeff6c03fcdbb2b5ac21472778b573850e77Mark Zhang
1446c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	/* This MUST be the last entry. */
1447c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	{TEGRA114_CLK_CLK_MAX, TEGRA114_CLK_CLK_MAX, 0, 0},
14482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver};
14492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
14502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic void __init tegra114_clock_apply_init_table(void)
14512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{
1452c9e2d69a1801045f28668e6853d9dccadbfbe494Peter De Schrijver	tegra_init_from_table(init_table, clks, TEGRA114_CLK_CLK_MAX);
14532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}
14542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
145525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley
145625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley/**
145725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * tegra114_car_barrier - wait for pending writes to the CAR to complete
145825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley *
145925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * Wait for any outstanding writes to the CAR MMIO space from this CPU
146025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * to complete before continuing execution.  No return value.
146125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley */
146225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsleystatic void tegra114_car_barrier(void)
146325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley{
146425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	wmb();		/* probably unnecessary */
146525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	readl_relaxed(clk_base + CPU_FINETRIM_SELECT);
146625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley}
146725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley
146825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley/**
146925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * tegra114_clock_tune_cpu_trimmers_high - use high-voltage propagation delays
147025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley *
147125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * When the CPU rail voltage is in the high-voltage range, use the
147225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * built-in hardwired clock propagation delays in the CPU clock
147325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * shaper.  No return value.
147425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley */
147525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsleyvoid tegra114_clock_tune_cpu_trimmers_high(void)
147625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley{
147725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	u32 select = 0;
147825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley
147925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	/* Use hardwired rise->rise & fall->fall clock propagation delays */
148025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	select |= ~(CPU_FINETRIM_1_FCPU_1 | CPU_FINETRIM_1_FCPU_2 |
148125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley		    CPU_FINETRIM_1_FCPU_3 | CPU_FINETRIM_1_FCPU_4 |
148225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley		    CPU_FINETRIM_1_FCPU_5 | CPU_FINETRIM_1_FCPU_6);
148325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	writel_relaxed(select, clk_base + CPU_FINETRIM_SELECT);
148425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley
148525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	tegra114_car_barrier();
148625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley}
148725c9ded6ed31184379c9b153ff37621fc323b084Paul WalmsleyEXPORT_SYMBOL(tegra114_clock_tune_cpu_trimmers_high);
148825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley
148925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley/**
149025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * tegra114_clock_tune_cpu_trimmers_low - use low-voltage propagation delays
149125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley *
149225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * When the CPU rail voltage is in the low-voltage range, use the
149325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * extended clock propagation delays set by
149425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * tegra114_clock_tune_cpu_trimmers_init().  The intention is to
149525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * maintain the input clock duty cycle that the FCPU subsystem
149625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * expects.  No return value.
149725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley */
149825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsleyvoid tegra114_clock_tune_cpu_trimmers_low(void)
149925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley{
150025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	u32 select = 0;
150125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley
150225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	/*
150325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	 * Use software-specified rise->rise & fall->fall clock
150425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	 * propagation delays (from
150525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	 * tegra114_clock_tune_cpu_trimmers_init()
150625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	 */
150725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	select |= (CPU_FINETRIM_1_FCPU_1 | CPU_FINETRIM_1_FCPU_2 |
150825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley		   CPU_FINETRIM_1_FCPU_3 | CPU_FINETRIM_1_FCPU_4 |
150925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley		   CPU_FINETRIM_1_FCPU_5 | CPU_FINETRIM_1_FCPU_6);
151025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	writel_relaxed(select, clk_base + CPU_FINETRIM_SELECT);
151125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley
151225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	tegra114_car_barrier();
151325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley}
151425c9ded6ed31184379c9b153ff37621fc323b084Paul WalmsleyEXPORT_SYMBOL(tegra114_clock_tune_cpu_trimmers_low);
151525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley
151625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley/**
151725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * tegra114_clock_tune_cpu_trimmers_init - set up and enable clk prop delays
151825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley *
151925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * Program extended clock propagation delays into the FCPU clock
152025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * shaper and enable them.  XXX Define the purpose - peak current
152125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * reduction?  No return value.
152225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley */
152325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley/* XXX Initial voltage rail state assumption issues? */
152425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsleyvoid tegra114_clock_tune_cpu_trimmers_init(void)
152525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley{
152625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	u32 dr = 0, r = 0;
152725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley
152825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	/* Increment the rise->rise clock delay by four steps */
152925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	r |= (CPU_FINETRIM_R_FCPU_1_MASK | CPU_FINETRIM_R_FCPU_2_MASK |
153025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	      CPU_FINETRIM_R_FCPU_3_MASK | CPU_FINETRIM_R_FCPU_4_MASK |
153125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	      CPU_FINETRIM_R_FCPU_5_MASK | CPU_FINETRIM_R_FCPU_6_MASK);
153225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	writel_relaxed(r, clk_base + CPU_FINETRIM_R);
153325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley
153425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	/*
153525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	 * Use the rise->rise clock propagation delay specified in the
153625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	 * r field
153725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	 */
153825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	dr |= (CPU_FINETRIM_1_FCPU_1 | CPU_FINETRIM_1_FCPU_2 |
153925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	       CPU_FINETRIM_1_FCPU_3 | CPU_FINETRIM_1_FCPU_4 |
154025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	       CPU_FINETRIM_1_FCPU_5 | CPU_FINETRIM_1_FCPU_6);
154125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	writel_relaxed(dr, clk_base + CPU_FINETRIM_DR);
154225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley
154325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley	tegra114_clock_tune_cpu_trimmers_low();
154425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley}
154525c9ded6ed31184379c9b153ff37621fc323b084Paul WalmsleyEXPORT_SYMBOL(tegra114_clock_tune_cpu_trimmers_init);
154625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley
15471c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley/**
15481c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley * tegra114_clock_assert_dfll_dvco_reset - assert the DFLL's DVCO reset
15491c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley *
15501c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley * Assert the reset line of the DFLL's DVCO.  No return value.
15511c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley */
15521c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsleyvoid tegra114_clock_assert_dfll_dvco_reset(void)
15531c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley{
15541c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley	u32 v;
15551c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley
15561c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley	v = readl_relaxed(clk_base + RST_DFLL_DVCO);
15571c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley	v |= (1 << DVFS_DFLL_RESET_SHIFT);
15581c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley	writel_relaxed(v, clk_base + RST_DFLL_DVCO);
15591c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley	tegra114_car_barrier();
15601c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley}
15611c472d8e8284917a7687694effcc7ebb6911b63dPaul WalmsleyEXPORT_SYMBOL(tegra114_clock_assert_dfll_dvco_reset);
15621c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley
15631c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley/**
15641c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley * tegra114_clock_deassert_dfll_dvco_reset - deassert the DFLL's DVCO reset
15651c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley *
15661c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley * Deassert the reset line of the DFLL's DVCO, allowing the DVCO to
15671c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley * operate.  No return value.
15681c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley */
15691c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsleyvoid tegra114_clock_deassert_dfll_dvco_reset(void)
15701c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley{
15711c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley	u32 v;
15721c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley
15731c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley	v = readl_relaxed(clk_base + RST_DFLL_DVCO);
15741c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley	v &= ~(1 << DVFS_DFLL_RESET_SHIFT);
15751c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley	writel_relaxed(v, clk_base + RST_DFLL_DVCO);
15761c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley	tegra114_car_barrier();
15771c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley}
15781c472d8e8284917a7687694effcc7ebb6911b63dPaul WalmsleyEXPORT_SYMBOL(tegra114_clock_deassert_dfll_dvco_reset);
15791c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley
1580061cec925f212f145516e826f39962624a738dedPrashant Gaikwadstatic void __init tegra114_clock_init(struct device_node *np)
15812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{
15822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	struct device_node *node;
15832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
15842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	clk_base = of_iomap(np, 0);
15852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	if (!clk_base) {
15862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver		pr_err("ioremap tegra114 CAR failed\n");
15872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver		return;
15882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	}
15892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
15902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	node = of_find_matching_node(NULL, pmc_match);
15912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	if (!node) {
15922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver		pr_err("Failed to find pmc node\n");
15932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver		WARN_ON(1);
15942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver		return;
15952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	}
15962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
15972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	pmc_base = of_iomap(node, 0);
15982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	if (!pmc_base) {
15992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver		pr_err("Can't map pmc registers\n");
16002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver		WARN_ON(1);
16012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver		return;
16022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	}
16032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
1604343a607cb79259429afbb9820bf524d33084e66cPeter De Schrijver	clks = tegra_clk_init(TEGRA114_CLK_CLK_MAX, TEGRA114_CLK_PERIPH_BANKS);
1605343a607cb79259429afbb9820bf524d33084e66cPeter De Schrijver	if (!clks)
16062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver		return;
16072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
1608343a607cb79259429afbb9820bf524d33084e66cPeter De Schrijver	if (tegra114_osc_clk_init(clk_base) < 0)
1609d5ff89a82a6d272d210db68a9487877682c94a24Peter De Schrijver		return;
1610d5ff89a82a6d272d210db68a9487877682c94a24Peter De Schrijver
16112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	tegra114_fixed_clk_init(clk_base);
16122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	tegra114_pll_init(clk_base, pmc_base);
161376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	tegra114_periph_clk_init(clk_base, pmc_base);
16146609dbe40e199ca8b1e99513d0e4bbc32b0d53b7Peter De Schrijver	tegra_audio_clk_init(clk_base, pmc_base, tegra114_clks, &pll_a_params);
16152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	tegra114_pmc_clk_init(pmc_base);
16162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	tegra114_super_clk_init(clk_base);
16172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
1618343a607cb79259429afbb9820bf524d33084e66cPeter De Schrijver	tegra_add_of_provider(np);
161973d37e4c7c4b9db26c9e4e1479e00996caa8e3f2Peter De Schrijver	tegra_register_devclks(devclks, ARRAY_SIZE(devclks));
16202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
16212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	tegra_clk_apply_init_table = tegra114_clock_apply_init_table;
16222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver
16232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver	tegra_cpu_car_ops = &tegra114_cpu_car_ops;
16242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}
1625061cec925f212f145516e826f39962624a738dedPrashant GaikwadCLK_OF_DECLARE(tegra114, "nvidia,tegra114-car", tegra114_clock_init);
1626