clk-tegra114.c revision 819c1de344c5b8350bffd35be9a0fa74541292d3
12cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver/* 22cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * Copyright (c) 2012, 2013, NVIDIA CORPORATION. All rights reserved. 32cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * 42cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * This program is free software; you can redistribute it and/or modify it 52cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * under the terms and conditions of the GNU General Public License, 62cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * version 2, as published by the Free Software Foundation. 72cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * 82cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * This program is distributed in the hope it will be useful, but WITHOUT 92cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or 102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License for 112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * more details. 122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * 132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * You should have received a copy of the GNU General Public License 142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver * along with this program. If not, see <http://www.gnu.org/licenses/>. 152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver */ 162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#include <linux/io.h> 182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#include <linux/clk.h> 192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#include <linux/clk-provider.h> 202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#include <linux/clkdev.h> 212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#include <linux/of.h> 222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#include <linux/of_address.h> 232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#include <linux/delay.h> 2425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#include <linux/export.h> 252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#include <linux/clk/tegra.h> 262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#include "clk.h" 282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define RST_DEVICES_L 0x004 302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define RST_DEVICES_H 0x008 312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define RST_DEVICES_U 0x00C 321c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley#define RST_DFLL_DVCO 0x2F4 332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define RST_DEVICES_V 0x358 342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define RST_DEVICES_W 0x35C 352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define RST_DEVICES_X 0x28C 362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define RST_DEVICES_SET_L 0x300 372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define RST_DEVICES_CLR_L 0x304 382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define RST_DEVICES_SET_H 0x308 392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define RST_DEVICES_CLR_H 0x30c 402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define RST_DEVICES_SET_U 0x310 412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define RST_DEVICES_CLR_U 0x314 422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define RST_DEVICES_SET_V 0x430 432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define RST_DEVICES_CLR_V 0x434 442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define RST_DEVICES_SET_W 0x438 452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define RST_DEVICES_CLR_W 0x43c 4625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_SELECT 0x4d4 /* override default prop dlys */ 4725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_DR 0x4d8 /* rise->rise prop dly A */ 4825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R 0x4e4 /* rise->rise prop dly inc A */ 492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define RST_DEVICES_NUM 5 502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 511c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley/* RST_DFLL_DVCO bitfields */ 521c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley#define DVFS_DFLL_RESET_SHIFT 0 531c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley 5425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley/* CPU_FINETRIM_SELECT and CPU_FINETRIM_DR bitfields */ 5525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_1_FCPU_1 BIT(0) /* fcpu0 */ 5625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_1_FCPU_2 BIT(1) /* fcpu1 */ 5725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_1_FCPU_3 BIT(2) /* fcpu2 */ 5825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_1_FCPU_4 BIT(3) /* fcpu3 */ 5925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_1_FCPU_5 BIT(4) /* fl2 */ 6025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_1_FCPU_6 BIT(5) /* ftop */ 6125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley 6225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley/* CPU_FINETRIM_R bitfields */ 6325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_1_SHIFT 0 /* fcpu0 */ 6425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_1_MASK (0x3 << CPU_FINETRIM_R_FCPU_1_SHIFT) 6525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_2_SHIFT 2 /* fcpu1 */ 6625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_2_MASK (0x3 << CPU_FINETRIM_R_FCPU_2_SHIFT) 6725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_3_SHIFT 4 /* fcpu2 */ 6825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_3_MASK (0x3 << CPU_FINETRIM_R_FCPU_3_SHIFT) 6925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_4_SHIFT 6 /* fcpu3 */ 7025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_4_MASK (0x3 << CPU_FINETRIM_R_FCPU_4_SHIFT) 7125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_5_SHIFT 8 /* fl2 */ 7225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_5_MASK (0x3 << CPU_FINETRIM_R_FCPU_5_SHIFT) 7325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_6_SHIFT 10 /* ftop */ 7425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley#define CPU_FINETRIM_R_FCPU_6_MASK (0x3 << CPU_FINETRIM_R_FCPU_6_SHIFT) 7525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley 762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_L 0x010 772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_H 0x014 782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_U 0x018 792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_V 0x360 802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_W 0x364 812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_X 0x280 822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_SET_L 0x320 832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_CLR_L 0x324 842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_SET_H 0x328 852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_CLR_H 0x32c 862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_SET_U 0x330 872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_CLR_U 0x334 882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_SET_V 0x440 892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_CLR_V 0x444 902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_SET_W 0x448 912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_CLR_W 0x44c 922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_SET_X 0x284 932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_CLR_X 0x288 942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_OUT_ENB_NUM 6 952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC_BASE 0x80 972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC_MISC2 0x88 982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC_MISC 0x8c 992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC2_BASE 0x4e8 1002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC2_MISC 0x4ec 1012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC3_BASE 0x4fc 1022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC3_MISC 0x500 1032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLM_BASE 0x90 1042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLM_MISC 0x9c 1052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLP_BASE 0xa0 1062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLP_MISC 0xac 1072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLX_BASE 0xe0 1082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLX_MISC 0xe4 1092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLX_MISC2 0x514 1102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLX_MISC3 0x518 1112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLD_BASE 0xd0 1122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLD_MISC 0xdc 1132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLD2_BASE 0x4b8 1142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLD2_MISC 0x4bc 1152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLE_BASE 0xe8 1162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLE_MISC 0xec 1172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLA_BASE 0xb0 1182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLA_MISC 0xbc 1192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLU_BASE 0xc0 1202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLU_MISC 0xcc 1212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLRE_BASE 0x4c4 1222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLRE_MISC 0x4c8 1232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 1242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLL_MISC_LOCK_ENABLE 18 1252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC_MISC_LOCK_ENABLE 24 1262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLDU_MISC_LOCK_ENABLE 22 1272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLE_MISC_LOCK_ENABLE 9 1282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLRE_MISC_LOCK_ENABLE 30 1292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 1302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC_IDDQ_BIT 26 1312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLX_IDDQ_BIT 3 1322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLRE_IDDQ_BIT 16 1332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 1342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLL_BASE_LOCK BIT(27) 1352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLE_MISC_LOCK BIT(11) 1362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLRE_MISC_LOCK BIT(24) 1372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLCX_BASE_LOCK (BIT(26)|BIT(27)) 1382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 1392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLE_AUX 0x48c 1402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLC_OUT 0x84 1412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLM_OUT 0x94 1422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLP_OUTA 0xa4 1432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLP_OUTB 0xa8 1442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLA_OUT 0xb4 1452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 1462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define AUDIO_SYNC_CLK_I2S0 0x4a0 1472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define AUDIO_SYNC_CLK_I2S1 0x4a4 1482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define AUDIO_SYNC_CLK_I2S2 0x4a8 1492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define AUDIO_SYNC_CLK_I2S3 0x4ac 1502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define AUDIO_SYNC_CLK_I2S4 0x4b0 1512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define AUDIO_SYNC_CLK_SPDIF 0x4b4 1522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 1532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define AUDIO_SYNC_DOUBLER 0x49c 1542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 1552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PMC_CLK_OUT_CNTRL 0x1a8 1562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PMC_DPD_PADS_ORIDE 0x1c 1572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PMC_DPD_PADS_ORIDE_BLINK_ENB 20 1582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PMC_CTRL 0 1592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PMC_CTRL_BLINK_ENB 7 1609139227d4caef6a8daae8a428f9a4bbb7394ea8bAlexandre Courbot#define PMC_BLINK_TIMER 0x40 1612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 1622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define OSC_CTRL 0x50 1632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define OSC_CTRL_OSC_FREQ_SHIFT 28 1642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define OSC_CTRL_PLL_REF_DIV_SHIFT 26 1652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 1662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define PLLXC_SW_MAX_P 6 1672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 1682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CCLKG_BURST_POLICY 0x368 1692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CCLKLP_BURST_POLICY 0x370 1702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define SCLK_BURST_POLICY 0x028 1712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define SYSTEM_CLK_RATE 0x030 1722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 1732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG2 0x488 1742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG2_STABLE_COUNT(x) (((x) & 0xffff) << 6) 1752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG2_ACTIVE_DLY_COUNT(x) (((x) & 0x3f) << 18) 1762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG2_FORCE_PD_SAMP_A_POWERDOWN BIT(0) 1772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG2_FORCE_PD_SAMP_B_POWERDOWN BIT(2) 1782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG2_FORCE_PD_SAMP_C_POWERDOWN BIT(4) 1792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 1802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG1 0x484 1812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG1_ENABLE_DLY_COUNT(x) (((x) & 0x1f) << 6) 1822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG1_XTAL_FREQ_COUNT(x) (((x) & 0xfff) << 0) 1832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG1_FORCE_PLLU_POWERUP BIT(17) 1842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG1_FORCE_PLLU_POWERDOWN BIT(16) 1852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERUP BIT(15) 1862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERDOWN BIT(14) 1872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIP_PLL_CFG1_FORCE_PLL_ACTIVE_POWERDOWN BIT(12) 1882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 1892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIPLL_HW_PWRDN_CFG0 0x52c 1902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIPLL_HW_PWRDN_CFG0_SEQ_START_STATE BIT(25) 1912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIPLL_HW_PWRDN_CFG0_SEQ_ENABLE BIT(24) 1922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIPLL_HW_PWRDN_CFG0_USE_LOCKDET BIT(6) 1932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIPLL_HW_PWRDN_CFG0_SEQ_RESET_INPUT_VALUE BIT(5) 1942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIPLL_HW_PWRDN_CFG0_SEQ_IN_SWCTL BIT(4) 1952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIPLL_HW_PWRDN_CFG0_CLK_ENABLE_SWCTL BIT(2) 1962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIPLL_HW_PWRDN_CFG0_IDDQ_OVERRIDE BIT(1) 1972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define UTMIPLL_HW_PWRDN_CFG0_IDDQ_SWCTL BIT(0) 1982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 1992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_I2S0 0x1d8 2002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_I2S1 0x100 2012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_I2S2 0x104 2022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_NDFLASH 0x160 2032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_I2S3 0x3bc 2042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_I2S4 0x3c0 2052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_SPDIF_OUT 0x108 2062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_SPDIF_IN 0x10c 2072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_PWM 0x110 2082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_ADX 0x638 2092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_AMX 0x63c 2102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_HDA 0x428 2112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_HDA2CODEC_2X 0x3e4 2122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_SBC1 0x134 2132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_SBC2 0x118 2142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_SBC3 0x11c 2152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_SBC4 0x1b4 2162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_SBC5 0x3c8 2172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_SBC6 0x3cc 2182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_SATA_OOB 0x420 2192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_SATA 0x424 2202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_NDSPEED 0x3f8 2212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_VFIR 0x168 2222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_SDMMC1 0x150 2232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_SDMMC2 0x154 2242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_SDMMC3 0x1bc 2252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_SDMMC4 0x164 2262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_VDE 0x1c8 2272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_CSITE 0x1d4 2282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_LA 0x1f8 2292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_TRACE 0x634 2302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_OWR 0x1cc 2312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_NOR 0x1d0 2322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_MIPI 0x174 2332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_I2C1 0x124 2342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_I2C2 0x198 2352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_I2C3 0x1b8 2362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_I2C4 0x3c4 2372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_I2C5 0x128 2382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_UARTA 0x178 2392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_UARTB 0x17c 2402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_UARTC 0x1a0 2412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_UARTD 0x1c0 2422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_UARTE 0x1c4 2432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_UARTA_DBG 0x178 2442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_UARTB_DBG 0x17c 2452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_UARTC_DBG 0x1a0 2462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_UARTD_DBG 0x1c0 2472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_UARTE_DBG 0x1c4 2482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_3D 0x158 2492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_2D 0x15c 2502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_VI_SENSOR 0x1a8 2512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_VI 0x148 2522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_EPP 0x16c 2532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_MSENC 0x1f0 2542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_TSEC 0x1f4 2552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_HOST1X 0x180 2562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_HDMI 0x18c 2572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_DISP1 0x138 2582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_DISP2 0x13c 2592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_CILAB 0x614 2602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_CILCD 0x618 2612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_CILE 0x61c 2622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_DSIALP 0x620 2632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_DSIBLP 0x624 2642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_TSENSOR 0x3b8 2652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_D_AUDIO 0x3d0 2662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_DAM0 0x3d8 2672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_DAM1 0x3dc 2682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_DAM2 0x3e0 2692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_ACTMON 0x3e8 2702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_EXTERN1 0x3ec 2712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_EXTERN2 0x3f0 2722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_EXTERN3 0x3f4 2732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_I2CSLOW 0x3fc 2742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_SE 0x42c 2752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_MSELECT 0x3b4 2769e60121fd18c22851c19ec04e8e58172cb5a7d2cPaul Walmsley#define CLK_SOURCE_DFLL_REF 0x62c 2779e60121fd18c22851c19ec04e8e58172cb5a7d2cPaul Walmsley#define CLK_SOURCE_DFLL_SOC 0x630 2782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_SOC_THERM 0x644 2792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_XUSB_HOST_SRC 0x600 2802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_XUSB_FALCON_SRC 0x604 2812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_XUSB_FS_SRC 0x608 2822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_XUSB_SS_SRC 0x610 2832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_XUSB_DEV_SRC 0x60c 2842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define CLK_SOURCE_EMC 0x19c 2852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 286d53442e94db0f214989287aa7cd3806cffd1d0b3Peter De Schrijver/* PLLM override registers */ 287d53442e94db0f214989287aa7cd3806cffd1d0b3Peter De Schrijver#define PMC_PLLM_WB0_OVERRIDE 0x1dc 288d53442e94db0f214989287aa7cd3806cffd1d0b3Peter De Schrijver#define PMC_PLLM_WB0_OVERRIDE_2 0x2b0 289d53442e94db0f214989287aa7cd3806cffd1d0b3Peter De Schrijver 29031972fd95527a5942b777e89404501d5421a0df0Joseph Lo/* Tegra CPU clock and reset control regs */ 29131972fd95527a5942b777e89404501d5421a0df0Joseph Lo#define CLK_RST_CONTROLLER_CPU_CMPLX_STATUS 0x470 29231972fd95527a5942b777e89404501d5421a0df0Joseph Lo 2932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic int periph_clk_enb_refcnt[CLK_OUT_ENB_NUM * 32]; 2942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 2952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic void __iomem *clk_base; 2962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic void __iomem *pmc_base; 2972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 2982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic DEFINE_SPINLOCK(pll_d_lock); 2992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic DEFINE_SPINLOCK(pll_d2_lock); 3002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic DEFINE_SPINLOCK(pll_u_lock); 3012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic DEFINE_SPINLOCK(pll_div_lock); 3022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic DEFINE_SPINLOCK(pll_re_lock); 3032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic DEFINE_SPINLOCK(clk_doubler_lock); 3042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic DEFINE_SPINLOCK(clk_out_lock); 3052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic DEFINE_SPINLOCK(sysrate_lock); 3062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 307fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijverstatic struct div_nmp pllxc_nmp = { 308fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divm_shift = 0, 309fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divm_width = 8, 310fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divn_shift = 8, 311fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divn_width = 8, 312fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divp_shift = 20, 313fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divp_width = 4, 314fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver}; 315fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver 3162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct pdiv_map pllxc_p[] = { 3172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 1, .hw_val = 0 }, 3182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 2, .hw_val = 1 }, 3192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 3, .hw_val = 2 }, 3202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 4, .hw_val = 3 }, 3212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 5, .hw_val = 4 }, 3222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 6, .hw_val = 5 }, 3232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 8, .hw_val = 6 }, 3242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 10, .hw_val = 7 }, 3252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 12, .hw_val = 8 }, 3262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 16, .hw_val = 9 }, 3272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 12, .hw_val = 10 }, 3282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 16, .hw_val = 11 }, 3292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 20, .hw_val = 12 }, 3302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 24, .hw_val = 13 }, 3312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 32, .hw_val = 14 }, 3322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 0, .hw_val = 0 }, 3332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 3342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 3352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_freq_table pll_c_freq_table[] = { 3362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { 12000000, 624000000, 104, 0, 2}, 3372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { 12000000, 600000000, 100, 0, 2}, 3382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { 13000000, 600000000, 92, 0, 2}, /* actual: 598.0 MHz */ 3392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { 16800000, 600000000, 71, 0, 2}, /* actual: 596.4 MHz */ 3402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { 19200000, 600000000, 62, 0, 2}, /* actual: 595.2 MHz */ 3412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { 26000000, 600000000, 92, 1, 2}, /* actual: 598.0 MHz */ 3422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { 0, 0, 0, 0, 0, 0 }, 3432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 3442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 3452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_c_params = { 3462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_min = 12000000, 3472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_max = 800000000, 3482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_min = 12000000, 3492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_max = 19200000, /* s/w policy, h/w capability 50 MHz */ 3502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_min = 600000000, 3512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_max = 1400000000, 3522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .base_reg = PLLC_BASE, 3532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .misc_reg = PLLC_MISC, 3542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_mask = PLL_BASE_LOCK, 3552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_enable_bit_idx = PLLC_MISC_LOCK_ENABLE, 3562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_delay = 300, 3572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .iddq_reg = PLLC_MISC, 3582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .iddq_bit_idx = PLLC_IDDQ_BIT, 3592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .max_p = PLLXC_SW_MAX_P, 3602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .dyn_ramp_reg = PLLC_MISC2, 3612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .stepa_shift = 17, 3622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .stepb_shift = 9, 3632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .pdiv_tohw = pllxc_p, 364fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .div_nmp = &pllxc_nmp, 365fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver}; 366fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver 367fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijverstatic struct div_nmp pllcx_nmp = { 368fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divm_shift = 0, 369fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divm_width = 2, 370fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divn_shift = 8, 371fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divn_width = 8, 372fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divp_shift = 20, 373fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divp_width = 3, 3742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 3752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 3762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct pdiv_map pllc_p[] = { 3772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 1, .hw_val = 0 }, 3782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 2, .hw_val = 1 }, 3792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 4, .hw_val = 3 }, 3802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 8, .hw_val = 5 }, 3812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 16, .hw_val = 7 }, 3822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 0, .hw_val = 0 }, 3832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 3842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 3852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_freq_table pll_cx_freq_table[] = { 3862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {12000000, 600000000, 100, 0, 2}, 3872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {13000000, 600000000, 92, 0, 2}, /* actual: 598.0 MHz */ 3882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {16800000, 600000000, 71, 0, 2}, /* actual: 596.4 MHz */ 3892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {19200000, 600000000, 62, 0, 2}, /* actual: 595.2 MHz */ 3902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {26000000, 600000000, 92, 1, 2}, /* actual: 598.0 MHz */ 3912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {0, 0, 0, 0, 0, 0}, 3922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 3932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 3942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_c2_params = { 3952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_min = 12000000, 3962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_max = 48000000, 3972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_min = 12000000, 3982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_max = 19200000, 3992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_min = 600000000, 4002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_max = 1200000000, 4012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .base_reg = PLLC2_BASE, 4022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .misc_reg = PLLC2_MISC, 4032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_mask = PLL_BASE_LOCK, 4042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE, 4052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_delay = 300, 4062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .pdiv_tohw = pllc_p, 407fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .div_nmp = &pllcx_nmp, 408fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .max_p = 7, 4092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .ext_misc_reg[0] = 0x4f0, 4102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .ext_misc_reg[1] = 0x4f4, 4112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .ext_misc_reg[2] = 0x4f8, 4122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 4132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 4142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_c3_params = { 4152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_min = 12000000, 4162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_max = 48000000, 4172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_min = 12000000, 4182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_max = 19200000, 4192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_min = 600000000, 4202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_max = 1200000000, 4212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .base_reg = PLLC3_BASE, 4222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .misc_reg = PLLC3_MISC, 4232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_mask = PLL_BASE_LOCK, 4242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE, 4252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_delay = 300, 4262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .pdiv_tohw = pllc_p, 427fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .div_nmp = &pllcx_nmp, 428fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .max_p = 7, 4292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .ext_misc_reg[0] = 0x504, 4302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .ext_misc_reg[1] = 0x508, 4312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .ext_misc_reg[2] = 0x50c, 4322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 4332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 434fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijverstatic struct div_nmp pllm_nmp = { 435fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divm_shift = 0, 436fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divm_width = 8, 437d53442e94db0f214989287aa7cd3806cffd1d0b3Peter De Schrijver .override_divm_shift = 0, 438fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divn_shift = 8, 439fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divn_width = 8, 440d53442e94db0f214989287aa7cd3806cffd1d0b3Peter De Schrijver .override_divn_shift = 8, 441fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divp_shift = 20, 442fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divp_width = 1, 443d53442e94db0f214989287aa7cd3806cffd1d0b3Peter De Schrijver .override_divp_shift = 27, 444fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver}; 445fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver 4462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct pdiv_map pllm_p[] = { 4472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 1, .hw_val = 0 }, 4482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 2, .hw_val = 1 }, 4492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 0, .hw_val = 0 }, 4502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 4512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 4522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_freq_table pll_m_freq_table[] = { 4532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {12000000, 800000000, 66, 0, 1}, /* actual: 792.0 MHz */ 4542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {13000000, 800000000, 61, 0, 1}, /* actual: 793.0 MHz */ 4552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {16800000, 800000000, 47, 0, 1}, /* actual: 789.6 MHz */ 4562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {19200000, 800000000, 41, 0, 1}, /* actual: 787.2 MHz */ 4572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {26000000, 800000000, 61, 1, 1}, /* actual: 793.0 MHz */ 4582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {0, 0, 0, 0, 0, 0}, 4592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 4602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 4612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_m_params = { 4622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_min = 12000000, 4632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_max = 500000000, 4642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_min = 12000000, 4652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_max = 19200000, /* s/w policy, h/w capability 50 MHz */ 4662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_min = 400000000, 4672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_max = 1066000000, 4682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .base_reg = PLLM_BASE, 4692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .misc_reg = PLLM_MISC, 4702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_mask = PLL_BASE_LOCK, 4712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE, 4722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_delay = 300, 4732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .max_p = 2, 4742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .pdiv_tohw = pllm_p, 475fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .div_nmp = &pllm_nmp, 476d53442e94db0f214989287aa7cd3806cffd1d0b3Peter De Schrijver .pmc_divnm_reg = PMC_PLLM_WB0_OVERRIDE, 477d53442e94db0f214989287aa7cd3806cffd1d0b3Peter De Schrijver .pmc_divp_reg = PMC_PLLM_WB0_OVERRIDE_2, 478fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver}; 479fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver 480fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijverstatic struct div_nmp pllp_nmp = { 481fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divm_shift = 0, 482fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divm_width = 5, 483fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divn_shift = 8, 484fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divn_width = 10, 485fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divp_shift = 20, 486fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divp_width = 3, 4872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 4882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 4892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_freq_table pll_p_freq_table[] = { 4902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {12000000, 216000000, 432, 12, 1, 8}, 4912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {13000000, 216000000, 432, 13, 1, 8}, 4922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {16800000, 216000000, 360, 14, 1, 8}, 4932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {19200000, 216000000, 360, 16, 1, 8}, 4942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {26000000, 216000000, 432, 26, 1, 8}, 4952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {0, 0, 0, 0, 0, 0}, 4962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 4972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 4982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_p_params = { 4992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_min = 2000000, 5002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_max = 31000000, 5012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_min = 1000000, 5022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_max = 6000000, 5032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_min = 200000000, 5042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_max = 700000000, 5052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .base_reg = PLLP_BASE, 5062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .misc_reg = PLLP_MISC, 5072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_mask = PLL_BASE_LOCK, 5082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE, 5092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_delay = 300, 510fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .div_nmp = &pllp_nmp, 5112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 5122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 5132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_freq_table pll_a_freq_table[] = { 5142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {9600000, 282240000, 147, 5, 0, 4}, 5152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {9600000, 368640000, 192, 5, 0, 4}, 5162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {9600000, 240000000, 200, 8, 0, 8}, 5172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 5182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {28800000, 282240000, 245, 25, 0, 8}, 5192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {28800000, 368640000, 320, 25, 0, 8}, 5202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {28800000, 240000000, 200, 24, 0, 8}, 5212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {0, 0, 0, 0, 0, 0}, 5222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 5232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 5242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 5252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_a_params = { 5262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_min = 2000000, 5272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_max = 31000000, 5282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_min = 1000000, 5292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_max = 6000000, 5302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_min = 200000000, 5312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_max = 700000000, 5322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .base_reg = PLLA_BASE, 5332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .misc_reg = PLLA_MISC, 5342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_mask = PLL_BASE_LOCK, 5352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE, 5362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_delay = 300, 537fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .div_nmp = &pllp_nmp, 5382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 5392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 5402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_freq_table pll_d_freq_table[] = { 5412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {12000000, 216000000, 864, 12, 2, 12}, 5422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {13000000, 216000000, 864, 13, 2, 12}, 5432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {16800000, 216000000, 720, 14, 2, 12}, 5442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {19200000, 216000000, 720, 16, 2, 12}, 5452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {26000000, 216000000, 864, 26, 2, 12}, 5462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 5472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {12000000, 594000000, 594, 12, 0, 12}, 5482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {13000000, 594000000, 594, 13, 0, 12}, 5492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {16800000, 594000000, 495, 14, 0, 12}, 5502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {19200000, 594000000, 495, 16, 0, 12}, 5512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {26000000, 594000000, 594, 26, 0, 12}, 5522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 5532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {12000000, 1000000000, 1000, 12, 0, 12}, 5542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {13000000, 1000000000, 1000, 13, 0, 12}, 5552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {19200000, 1000000000, 625, 12, 0, 12}, 5562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {26000000, 1000000000, 1000, 26, 0, 12}, 5572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 5582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {0, 0, 0, 0, 0, 0}, 5592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 5602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 5612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_d_params = { 5622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_min = 2000000, 5632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_max = 40000000, 5642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_min = 1000000, 5652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_max = 6000000, 5662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_min = 500000000, 5672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_max = 1000000000, 5682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .base_reg = PLLD_BASE, 5692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .misc_reg = PLLD_MISC, 5702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_mask = PLL_BASE_LOCK, 5712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_enable_bit_idx = PLLDU_MISC_LOCK_ENABLE, 5722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_delay = 1000, 573fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .div_nmp = &pllp_nmp, 5742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 5752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 5762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_d2_params = { 5772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_min = 2000000, 5782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_max = 40000000, 5792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_min = 1000000, 5802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_max = 6000000, 5812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_min = 500000000, 5822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_max = 1000000000, 5832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .base_reg = PLLD2_BASE, 5842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .misc_reg = PLLD2_MISC, 5852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_mask = PLL_BASE_LOCK, 5862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_enable_bit_idx = PLLDU_MISC_LOCK_ENABLE, 5872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_delay = 1000, 588fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .div_nmp = &pllp_nmp, 5892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 5902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 5912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct pdiv_map pllu_p[] = { 5922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 1, .hw_val = 1 }, 5932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 2, .hw_val = 0 }, 5942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .pdiv = 0, .hw_val = 0 }, 5952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 5962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 597fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijverstatic struct div_nmp pllu_nmp = { 598fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divm_shift = 0, 599fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divm_width = 5, 600fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divn_shift = 8, 601fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divn_width = 10, 602fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divp_shift = 20, 603fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divp_width = 1, 604fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver}; 605fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver 6062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_freq_table pll_u_freq_table[] = { 6072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {12000000, 480000000, 960, 12, 0, 12}, 6082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {13000000, 480000000, 960, 13, 0, 12}, 6092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {16800000, 480000000, 400, 7, 0, 5}, 6102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {19200000, 480000000, 200, 4, 0, 3}, 6112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {26000000, 480000000, 960, 26, 0, 12}, 6122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {0, 0, 0, 0, 0, 0}, 6132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 6142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 6152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_u_params = { 6162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_min = 2000000, 6172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_max = 40000000, 6182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_min = 1000000, 6192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_max = 6000000, 6202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_min = 480000000, 6212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_max = 960000000, 6222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .base_reg = PLLU_BASE, 6232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .misc_reg = PLLU_MISC, 6242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_mask = PLL_BASE_LOCK, 6252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_enable_bit_idx = PLLDU_MISC_LOCK_ENABLE, 6262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_delay = 1000, 6272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .pdiv_tohw = pllu_p, 628fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .div_nmp = &pllu_nmp, 6292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 6302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 6312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_freq_table pll_x_freq_table[] = { 6322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* 1 GHz */ 6332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {12000000, 1000000000, 83, 0, 1}, /* actual: 996.0 MHz */ 6342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {13000000, 1000000000, 76, 0, 1}, /* actual: 988.0 MHz */ 6352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {16800000, 1000000000, 59, 0, 1}, /* actual: 991.2 MHz */ 6362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {19200000, 1000000000, 52, 0, 1}, /* actual: 998.4 MHz */ 6372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {26000000, 1000000000, 76, 1, 1}, /* actual: 988.0 MHz */ 6382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 6392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {0, 0, 0, 0, 0, 0}, 6402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 6412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 6422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_x_params = { 6432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_min = 12000000, 6442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_max = 800000000, 6452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_min = 12000000, 6462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_max = 19200000, /* s/w policy, h/w capability 50 MHz */ 6472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_min = 700000000, 6482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_max = 2400000000U, 6492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .base_reg = PLLX_BASE, 6502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .misc_reg = PLLX_MISC, 6512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_mask = PLL_BASE_LOCK, 6522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE, 6532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_delay = 300, 6542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .iddq_reg = PLLX_MISC3, 6552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .iddq_bit_idx = PLLX_IDDQ_BIT, 6562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .max_p = PLLXC_SW_MAX_P, 6572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .dyn_ramp_reg = PLLX_MISC2, 6582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .stepa_shift = 16, 6592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .stepb_shift = 24, 6602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .pdiv_tohw = pllxc_p, 661fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .div_nmp = &pllxc_nmp, 6622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 6632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 6642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_freq_table pll_e_freq_table[] = { 6652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLE special case: use cpcon field to store cml divider value */ 6662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {336000000, 100000000, 100, 21, 16, 11}, 6672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {312000000, 100000000, 200, 26, 24, 13}, 6682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {0, 0, 0, 0, 0, 0}, 6692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 6702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 671fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijverstatic struct div_nmp plle_nmp = { 672fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divm_shift = 0, 673fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divm_width = 8, 674fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divn_shift = 8, 675fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divn_width = 8, 676fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divp_shift = 24, 677fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divp_width = 4, 678fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver}; 679fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver 6802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_e_params = { 6812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_min = 12000000, 6822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_max = 1000000000, 6832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_min = 12000000, 6842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_max = 75000000, 6852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_min = 1600000000, 6862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_max = 2400000000U, 6872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .base_reg = PLLE_BASE, 6882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .misc_reg = PLLE_MISC, 6892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .aux_reg = PLLE_AUX, 6902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_mask = PLLE_MISC_LOCK, 6912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_enable_bit_idx = PLLE_MISC_LOCK_ENABLE, 6922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_delay = 300, 693fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .div_nmp = &plle_nmp, 694fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver}; 695fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver 696fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijverstatic struct div_nmp pllre_nmp = { 697fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divm_shift = 0, 698fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divm_width = 8, 699fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divn_shift = 8, 700fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divn_width = 8, 701fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divp_shift = 16, 702fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .divp_width = 4, 7032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 7042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 7052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_pll_params pll_re_vco_params = { 7062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_min = 12000000, 7072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .input_max = 1000000000, 7082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_min = 12000000, 7092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .cf_max = 19200000, /* s/w policy, h/w capability 38 MHz */ 7102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_min = 300000000, 7112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .vco_max = 600000000, 7122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .base_reg = PLLRE_BASE, 7132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .misc_reg = PLLRE_MISC, 7142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_mask = PLLRE_MISC_LOCK, 7152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_enable_bit_idx = PLLRE_MISC_LOCK_ENABLE, 7162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .lock_delay = 300, 7172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .iddq_reg = PLLRE_MISC, 7182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .iddq_bit_idx = PLLRE_IDDQ_BIT, 719fd428ad87b1f4a12820de07ecb3a155c51c802c7Peter De Schrijver .div_nmp = &pllre_nmp, 7202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 7212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 7222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver/* Peripheral clock registers */ 7232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 7242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_periph_regs periph_l_regs = { 7252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .enb_reg = CLK_OUT_ENB_L, 7262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .enb_set_reg = CLK_OUT_ENB_SET_L, 7272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .enb_clr_reg = CLK_OUT_ENB_CLR_L, 7282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .rst_reg = RST_DEVICES_L, 7292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .rst_set_reg = RST_DEVICES_SET_L, 7302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .rst_clr_reg = RST_DEVICES_CLR_L, 7312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 7322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 7332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_periph_regs periph_h_regs = { 7342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .enb_reg = CLK_OUT_ENB_H, 7352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .enb_set_reg = CLK_OUT_ENB_SET_H, 7362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .enb_clr_reg = CLK_OUT_ENB_CLR_H, 7372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .rst_reg = RST_DEVICES_H, 7382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .rst_set_reg = RST_DEVICES_SET_H, 7392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .rst_clr_reg = RST_DEVICES_CLR_H, 7402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 7412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 7422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_periph_regs periph_u_regs = { 7432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .enb_reg = CLK_OUT_ENB_U, 7442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .enb_set_reg = CLK_OUT_ENB_SET_U, 7452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .enb_clr_reg = CLK_OUT_ENB_CLR_U, 7462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .rst_reg = RST_DEVICES_U, 7472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .rst_set_reg = RST_DEVICES_SET_U, 7482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .rst_clr_reg = RST_DEVICES_CLR_U, 7492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 7502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 7512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_periph_regs periph_v_regs = { 7522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .enb_reg = CLK_OUT_ENB_V, 7532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .enb_set_reg = CLK_OUT_ENB_SET_V, 7542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .enb_clr_reg = CLK_OUT_ENB_CLR_V, 7552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .rst_reg = RST_DEVICES_V, 7562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .rst_set_reg = RST_DEVICES_SET_V, 7572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .rst_clr_reg = RST_DEVICES_CLR_V, 7582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 7592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 7602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_clk_periph_regs periph_w_regs = { 7612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .enb_reg = CLK_OUT_ENB_W, 7622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .enb_set_reg = CLK_OUT_ENB_SET_W, 7632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .enb_clr_reg = CLK_OUT_ENB_CLR_W, 7642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .rst_reg = RST_DEVICES_W, 7652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .rst_set_reg = RST_DEVICES_SET_W, 7662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .rst_clr_reg = RST_DEVICES_CLR_W, 7672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 7682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 7692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver/* possible OSC frequencies in Hz */ 7702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic unsigned long tegra114_input_freq[] = { 7712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver [0] = 13000000, 7722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver [1] = 16800000, 7732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver [4] = 19200000, 7742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver [5] = 38400000, 7752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver [8] = 12000000, 7762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver [9] = 48000000, 7772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver [12] = 260000000, 7782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 7792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 7802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define MASK(x) (BIT(x) - 1) 7812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 7822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define TEGRA_INIT_DATA_MUX(_name, _con_id, _dev_id, _parents, _offset, \ 7832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_num, _regs, _gate_flags, _clk_id) \ 7842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_TABLE(_name, _con_id, _dev_id, _parents, _offset,\ 7852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 30, MASK(2), 0, 0, 8, 1, 0, _regs, _clk_num, \ 7862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt, _gate_flags, _clk_id, \ 7872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _parents##_idx, 0) 7882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 7892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define TEGRA_INIT_DATA_MUX_FLAGS(_name, _con_id, _dev_id, _parents, _offset,\ 7902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_num, _regs, _gate_flags, _clk_id, flags)\ 7912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_TABLE(_name, _con_id, _dev_id, _parents, _offset,\ 7922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 30, MASK(2), 0, 0, 8, 1, 0, _regs, _clk_num, \ 7932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt, _gate_flags, _clk_id, \ 7942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _parents##_idx, flags) 7952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 7962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define TEGRA_INIT_DATA_MUX8(_name, _con_id, _dev_id, _parents, _offset, \ 7972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_num, _regs, _gate_flags, _clk_id) \ 7982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_TABLE(_name, _con_id, _dev_id, _parents, _offset,\ 7992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 29, MASK(3), 0, 0, 8, 1, 0, _regs, _clk_num, \ 8002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt, _gate_flags, _clk_id, \ 8012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _parents##_idx, 0) 8022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 8032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define TEGRA_INIT_DATA_INT(_name, _con_id, _dev_id, _parents, _offset, \ 8042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_num, _regs, _gate_flags, _clk_id) \ 8052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_TABLE(_name, _con_id, _dev_id, _parents, _offset,\ 8062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 30, MASK(2), 0, 0, 8, 1, TEGRA_DIVIDER_INT, _regs,\ 8072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_num, periph_clk_enb_refcnt, _gate_flags, \ 8082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_id, _parents##_idx, 0) 8092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 8102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define TEGRA_INIT_DATA_INT_FLAGS(_name, _con_id, _dev_id, _parents, _offset,\ 8112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_num, _regs, _gate_flags, _clk_id, flags)\ 8122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_TABLE(_name, _con_id, _dev_id, _parents, _offset,\ 8132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 30, MASK(2), 0, 0, 8, 1, TEGRA_DIVIDER_INT, _regs,\ 8142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_num, periph_clk_enb_refcnt, _gate_flags, \ 8152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_id, _parents##_idx, flags) 8162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 8172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define TEGRA_INIT_DATA_INT8(_name, _con_id, _dev_id, _parents, _offset,\ 8182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_num, _regs, _gate_flags, _clk_id) \ 8192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_TABLE(_name, _con_id, _dev_id, _parents, _offset,\ 8202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 29, MASK(3), 0, 0, 8, 1, TEGRA_DIVIDER_INT, _regs,\ 8212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_num, periph_clk_enb_refcnt, _gate_flags, \ 8222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_id, _parents##_idx, 0) 8232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 8242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define TEGRA_INIT_DATA_UART(_name, _con_id, _dev_id, _parents, _offset,\ 8252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_num, _regs, _clk_id) \ 8262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_TABLE(_name, _con_id, _dev_id, _parents, _offset,\ 8272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 30, MASK(2), 0, 0, 16, 1, TEGRA_DIVIDER_UART, _regs,\ 8282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_num, periph_clk_enb_refcnt, 0, _clk_id, \ 8292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _parents##_idx, 0) 8302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 8312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define TEGRA_INIT_DATA_I2C(_name, _con_id, _dev_id, _parents, _offset,\ 8322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_num, _regs, _clk_id) \ 8332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_TABLE(_name, _con_id, _dev_id, _parents, _offset,\ 8342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 30, MASK(2), 0, 0, 16, 0, 0, _regs, _clk_num, \ 8352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt, 0, _clk_id, _parents##_idx, 0) 8362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 8372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define TEGRA_INIT_DATA_NODIV(_name, _con_id, _dev_id, _parents, _offset, \ 8382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _mux_shift, _mux_mask, _clk_num, _regs, \ 8392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _gate_flags, _clk_id) \ 8402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_TABLE(_name, _con_id, _dev_id, _parents, _offset,\ 8412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _mux_shift, _mux_mask, 0, 0, 0, 0, 0, _regs, \ 8422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_num, periph_clk_enb_refcnt, _gate_flags, \ 8432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_id, _parents##_idx, 0) 8442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 8452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define TEGRA_INIT_DATA_XUSB(_name, _con_id, _dev_id, _parents, _offset, \ 8462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_num, _regs, _gate_flags, _clk_id) \ 8472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_TABLE(_name, _con_id, _dev_id, _parents, _offset, \ 8482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 29, MASK(3), 0, 0, 8, 1, TEGRA_DIVIDER_INT, _regs, \ 8492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_num, periph_clk_enb_refcnt, _gate_flags, \ 8502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clk_id, _parents##_idx, 0) 8512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 8522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define TEGRA_INIT_DATA_AUDIO(_name, _con_id, _dev_id, _offset, _clk_num,\ 8532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _regs, _gate_flags, _clk_id) \ 8542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_TABLE(_name, _con_id, _dev_id, mux_d_audio_clk, \ 8552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _offset, 16, 0xE01F, 0, 0, 8, 1, 0, _regs, _clk_num, \ 8562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt, _gate_flags , _clk_id, \ 8572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver mux_d_audio_clk_idx, 0) 8582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 8592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverenum tegra114_clk { 8602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver rtc = 4, timer = 5, uarta = 6, sdmmc2 = 9, i2s1 = 11, i2c1 = 12, 8612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver ndflash = 13, sdmmc1 = 14, sdmmc4 = 15, pwm = 17, i2s2 = 18, epp = 19, 8622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver gr_2d = 21, usbd = 22, isp = 23, gr_3d = 24, disp2 = 26, disp1 = 27, 8632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver host1x = 28, vcp = 29, i2s0 = 30, apbdma = 34, kbc = 36, kfuse = 40, 8642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver sbc1 = 41, nor = 42, sbc2 = 44, sbc3 = 46, i2c5 = 47, dsia = 48, 8652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver mipi = 50, hdmi = 51, csi = 52, i2c2 = 54, uartc = 55, mipi_cal = 56, 8662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver emc, usb2, usb3, vde = 61, bsea = 62, bsev = 63, uartd = 65, 8672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver i2c3 = 67, sbc4 = 68, sdmmc3 = 69, owr = 71, csite = 73, 8682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver la = 76, trace = 77, soc_therm = 78, dtv = 79, ndspeed = 80, 8692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver i2cslow = 81, dsib = 82, tsec = 83, xusb_host = 89, msenc = 91, 8702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver csus = 92, mselect = 99, tsensor = 100, i2s3 = 101, i2s4 = 102, 8712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver i2c4 = 103, sbc5 = 104, sbc6 = 105, d_audio, apbif = 107, dam0, dam1, 8722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver dam2, hda2codec_2x = 111, audio0_2x = 113, audio1_2x, audio2_2x, 8732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver audio3_2x, audio4_2x, spdif_2x, actmon = 119, extern1 = 120, 8742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver extern2 = 121, extern3 = 122, hda = 125, se = 127, hda2hdmi = 128, 8752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver cilab = 144, cilcd = 145, cile = 146, dsialp = 147, dsiblp = 148, 8762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver dds = 150, dp2 = 152, amx = 153, adx = 154, xusb_ss = 156, uartb = 192, 8772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver vfir, spdif_in, spdif_out, vi, vi_sensor, fuse, fuse_burn, clk_32k, 8782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_m, clk_m_div2, clk_m_div4, pll_ref, pll_c, pll_c_out1, pll_c2, 8792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pll_c3, pll_m, pll_m_out1, pll_p, pll_p_out1, pll_p_out2, pll_p_out3, 8802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pll_p_out4, pll_a, pll_a_out0, pll_d, pll_d_out0, pll_d2, pll_d2_out0, 8812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pll_u, pll_u_480M, pll_u_60M, pll_u_48M, pll_u_12M, pll_x, pll_x_out0, 8822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pll_re_vco, pll_re_out, pll_e_out0, spdif_in_sync, i2s0_sync, 8832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver i2s1_sync, i2s2_sync, i2s3_sync, i2s4_sync, vimclk_sync, audio0, 8842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver audio1, audio2, audio3, audio4, spdif, clk_out_1, clk_out_2, clk_out_3, 885964ea47572b89589b61b553e44bbe9907d4f12a6Stephen Warren blink, xusb_host_src = 252, xusb_falcon_src, xusb_fs_src, xusb_ss_src, 8862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver xusb_dev_src, xusb_dev, xusb_hs_src, sclk, hclk, pclk, cclk_g, cclk_lp, 8879e60121fd18c22851c19ec04e8e58172cb5a7d2cPaul Walmsley dfll_ref = 264, dfll_soc, 8882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 8892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* Mux clocks */ 8902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 8912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver audio0_mux = 300, audio1_mux, audio2_mux, audio3_mux, audio4_mux, 8922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver spdif_mux, clk_out_1_mux, clk_out_2_mux, clk_out_3_mux, dsia_mux, 8932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver dsib_mux, clk_max, 8942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 8952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 8962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstruct utmi_clk_param { 8972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* Oscillator Frequency in KHz */ 8982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver u32 osc_frequency; 8992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* UTMIP PLL Enable Delay Count */ 9002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver u8 enable_delay_count; 9012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* UTMIP PLL Stable count */ 9022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver u8 stable_count; 9032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* UTMIP PLL Active delay count */ 9042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver u8 active_delay_count; 9052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* UTMIP PLL Xtal frequency count */ 9062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver u8 xtal_freq_count; 9072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 9082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 9092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const struct utmi_clk_param utmi_parameters[] = { 9102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {.osc_frequency = 13000000, .enable_delay_count = 0x02, 9112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .stable_count = 0x33, .active_delay_count = 0x05, 9122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .xtal_freq_count = 0x7F}, 9132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {.osc_frequency = 19200000, .enable_delay_count = 0x03, 9142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .stable_count = 0x4B, .active_delay_count = 0x06, 9152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .xtal_freq_count = 0xBB}, 9162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {.osc_frequency = 12000000, .enable_delay_count = 0x02, 9172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .stable_count = 0x2F, .active_delay_count = 0x04, 9182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .xtal_freq_count = 0x76}, 9192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {.osc_frequency = 26000000, .enable_delay_count = 0x04, 9202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .stable_count = 0x66, .active_delay_count = 0x09, 9212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .xtal_freq_count = 0xFE}, 9222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {.osc_frequency = 16800000, .enable_delay_count = 0x03, 9232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .stable_count = 0x41, .active_delay_count = 0x0A, 9242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver .xtal_freq_count = 0xA4}, 9252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 9262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 9272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver/* peripheral mux definitions */ 9282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 9292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define MUX_I2S_SPDIF(_id) \ 9302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_pllaout0_##_id##_2x_pllp_clkm[] = { "pll_a_out0", \ 9312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver #_id, "pll_p",\ 9322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "clk_m"}; 9332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De SchrijverMUX_I2S_SPDIF(audio0) 9342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De SchrijverMUX_I2S_SPDIF(audio1) 9352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De SchrijverMUX_I2S_SPDIF(audio2) 9362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De SchrijverMUX_I2S_SPDIF(audio3) 9372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De SchrijverMUX_I2S_SPDIF(audio4) 9382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De SchrijverMUX_I2S_SPDIF(audio) 9392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 9402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define mux_pllaout0_audio0_2x_pllp_clkm_idx NULL 9412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define mux_pllaout0_audio1_2x_pllp_clkm_idx NULL 9422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define mux_pllaout0_audio2_2x_pllp_clkm_idx NULL 9432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define mux_pllaout0_audio3_2x_pllp_clkm_idx NULL 9442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define mux_pllaout0_audio4_2x_pllp_clkm_idx NULL 9452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define mux_pllaout0_audio_2x_pllp_clkm_idx NULL 9462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 9472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_pllp_pllc_pllm_clkm[] = { 9482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "pll_p", "pll_c", "pll_m", "clk_m" 9492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 9502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define mux_pllp_pllc_pllm_clkm_idx NULL 9512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 9522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_pllp_pllc_pllm[] = { "pll_p", "pll_c", "pll_m" }; 9532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define mux_pllp_pllc_pllm_idx NULL 9542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 9552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_pllp_pllc_clk32_clkm[] = { 9562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "pll_p", "pll_c", "clk_32k", "clk_m" 9572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 9582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define mux_pllp_pllc_clk32_clkm_idx NULL 9592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 9602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_plla_pllc_pllp_clkm[] = { 9612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "pll_a_out0", "pll_c", "pll_p", "clk_m" 9622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 9632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define mux_plla_pllc_pllp_clkm_idx mux_pllp_pllc_pllm_clkm_idx 9642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 9652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_pllp_pllc2_c_c3_pllm_clkm[] = { 9662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "pll_p", "pll_c2", "pll_c", "pll_c3", "pll_m", "clk_m" 9672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 9682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic u32 mux_pllp_pllc2_c_c3_pllm_clkm_idx[] = { 9692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver [0] = 0, [1] = 1, [2] = 2, [3] = 3, [4] = 4, [5] = 6, 9702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 9712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 9722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_pllp_clkm[] = { 9732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "pll_p", "clk_m" 9742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 9752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic u32 mux_pllp_clkm_idx[] = { 9762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver [0] = 0, [1] = 3, 9772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 9782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 9792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_pllm_pllc2_c_c3_pllp_plla[] = { 9802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "pll_m", "pll_c2", "pll_c", "pll_c3", "pll_p", "pll_a_out0" 9812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 9822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define mux_pllm_pllc2_c_c3_pllp_plla_idx mux_pllp_pllc2_c_c3_pllm_clkm_idx 9832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 9842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_pllp_pllm_plld_plla_pllc_plld2_clkm[] = { 9852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "pll_p", "pll_m", "pll_d_out0", "pll_a_out0", "pll_c", 9862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "pll_d2_out0", "clk_m" 9872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 9882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define mux_pllp_pllm_plld_plla_pllc_plld2_clkm_idx NULL 9892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 9902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_pllm_pllc_pllp_plla[] = { 9912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "pll_m", "pll_c", "pll_p", "pll_a_out0" 9922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 9932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define mux_pllm_pllc_pllp_plla_idx mux_pllp_pllc_pllm_clkm_idx 9942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 9952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_pllp_pllc_clkm[] = { 9962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "pll_p", "pll_c", "pll_m" 9972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 9982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic u32 mux_pllp_pllc_clkm_idx[] = { 9992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver [0] = 0, [1] = 1, [2] = 3, 10002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 10012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_pllp_pllc_clkm_clk32[] = { 10032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "pll_p", "pll_c", "clk_m", "clk_32k" 10042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 10052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define mux_pllp_pllc_clkm_clk32_idx NULL 10062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_plla_clk32_pllp_clkm_plle[] = { 10082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "pll_a_out0", "clk_32k", "pll_p", "clk_m", "pll_e_out0" 10092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 10102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define mux_plla_clk32_pllp_clkm_plle_idx NULL 10112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_clkm_pllp_pllc_pllre[] = { 10132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "clk_m", "pll_p", "pll_c", "pll_re_out" 10142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 10152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic u32 mux_clkm_pllp_pllc_pllre_idx[] = { 10162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver [0] = 0, [1] = 1, [2] = 3, [3] = 5, 10172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 10182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_clkm_48M_pllp_480M[] = { 10202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "clk_m", "pll_u_48M", "pll_p", "pll_u_480M" 10212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 10222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define mux_clkm_48M_pllp_480M_idx NULL 10232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_clkm_pllre_clk32_480M_pllc_ref[] = { 10252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "clk_m", "pll_re_out", "clk_32k", "pll_u_480M", "pll_c", "pll_ref" 10262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 10272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic u32 mux_clkm_pllre_clk32_480M_pllc_ref_idx[] = { 10282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver [0] = 0, [1] = 1, [2] = 3, [3] = 3, [4] = 4, [5] = 7, 10292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 10302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_plld_out0_plld2_out0[] = { 10322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "pll_d_out0", "pll_d2_out0", 10332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 10342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver#define mux_plld_out0_plld2_out0_idx NULL 10352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_d_audio_clk[] = { 10372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "pll_a_out0", "pll_p", "clk_m", "spdif_in_sync", "i2s0_sync", 10382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "i2s1_sync", "i2s2_sync", "i2s3_sync", "i2s4_sync", "vimclk_sync", 10392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 10402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic u32 mux_d_audio_clk_idx[] = { 10412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver [0] = 0, [1] = 0x8000, [2] = 0xc000, [3] = 0xE000, [4] = 0xE001, 10422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver [5] = 0xE002, [6] = 0xE003, [7] = 0xE004, [8] = 0xE005, [9] = 0xE007, 10432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 10442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_pllmcp_clkm[] = { 10462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "pll_m_out0", "pll_c_out0", "pll_p_out0", "clk_m", "pll_m_ud", 10472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 10482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const struct clk_div_table pll_re_div_table[] = { 10502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .val = 0, .div = 1 }, 10512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .val = 1, .div = 2 }, 10522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .val = 2, .div = 3 }, 10532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .val = 3, .div = 4 }, 10542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .val = 4, .div = 5 }, 10552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .val = 5, .div = 6 }, 10562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .val = 0, .div = 0 }, 10572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 10582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct clk *clks[clk_max]; 10602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct clk_onecell_data clk_data; 10612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic unsigned long osc_freq; 10632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic unsigned long pll_ref_freq; 10642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic int __init tegra114_osc_clk_init(void __iomem *clk_base) 10662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{ 10672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver struct clk *clk; 10682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver u32 val, pll_ref_div; 10692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver val = readl_relaxed(clk_base + OSC_CTRL); 10712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver osc_freq = tegra114_input_freq[val >> OSC_CTRL_OSC_FREQ_SHIFT]; 10732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver if (!osc_freq) { 10742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver WARN_ON(1); 10752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver return -EINVAL; 10762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver } 10772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* clk_m */ 10792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_rate(NULL, "clk_m", NULL, CLK_IS_ROOT, 10802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver osc_freq); 10812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "clk_m", NULL); 10822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[clk_m] = clk; 10832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* pll_ref */ 10852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver val = (val >> OSC_CTRL_PLL_REF_DIV_SHIFT) & 3; 10862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pll_ref_div = 1 << val; 10872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_factor(NULL, "pll_ref", "clk_m", 10882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 1, pll_ref_div); 10892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_ref", NULL); 10902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_ref] = clk; 10912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pll_ref_freq = osc_freq / pll_ref_div; 10932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver return 0; 10952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver} 10962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 10972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic void __init tegra114_fixed_clk_init(void __iomem *clk_base) 10982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{ 10992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver struct clk *clk; 11002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* clk_32k */ 11022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_rate(NULL, "clk_32k", NULL, CLK_IS_ROOT, 11032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 32768); 11042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "clk_32k", NULL); 11052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[clk_32k] = clk; 11062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* clk_m_div2 */ 11082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_factor(NULL, "clk_m_div2", "clk_m", 11092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 1, 2); 11102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "clk_m_div2", NULL); 11112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[clk_m_div2] = clk; 11122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* clk_m_div4 */ 11142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_factor(NULL, "clk_m_div4", "clk_m", 11152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 1, 4); 11162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "clk_m_div4", NULL); 11172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[clk_m_div4] = clk; 11182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver} 11202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic __init void tegra114_utmi_param_configure(void __iomem *clk_base) 11222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{ 11232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver u32 reg; 11242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver int i; 11252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver for (i = 0; i < ARRAY_SIZE(utmi_parameters); i++) { 11272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver if (osc_freq == utmi_parameters[i].osc_frequency) 11282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver break; 11292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver } 11302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver if (i >= ARRAY_SIZE(utmi_parameters)) { 11322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pr_err("%s: Unexpected oscillator freq %lu\n", __func__, 11332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver osc_freq); 11342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver return; 11352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver } 11362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg = readl_relaxed(clk_base + UTMIP_PLL_CFG2); 11382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* Program UTMIP PLL stable and active counts */ 11402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* [FIXME] arclk_rst.h says WRONG! This should be 1ms -> 0x50 Check! */ 11412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg &= ~UTMIP_PLL_CFG2_STABLE_COUNT(~0); 11422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg |= UTMIP_PLL_CFG2_STABLE_COUNT(utmi_parameters[i].stable_count); 11432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg &= ~UTMIP_PLL_CFG2_ACTIVE_DLY_COUNT(~0); 11452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg |= UTMIP_PLL_CFG2_ACTIVE_DLY_COUNT(utmi_parameters[i]. 11472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver active_delay_count); 11482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* Remove power downs from UTMIP PLL control bits */ 11502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg &= ~UTMIP_PLL_CFG2_FORCE_PD_SAMP_A_POWERDOWN; 11512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg &= ~UTMIP_PLL_CFG2_FORCE_PD_SAMP_B_POWERDOWN; 11522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg &= ~UTMIP_PLL_CFG2_FORCE_PD_SAMP_C_POWERDOWN; 11532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver writel_relaxed(reg, clk_base + UTMIP_PLL_CFG2); 11552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* Program UTMIP PLL delay and oscillator frequency counts */ 11572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg = readl_relaxed(clk_base + UTMIP_PLL_CFG1); 11582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg &= ~UTMIP_PLL_CFG1_ENABLE_DLY_COUNT(~0); 11592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg |= UTMIP_PLL_CFG1_ENABLE_DLY_COUNT(utmi_parameters[i]. 11612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver enable_delay_count); 11622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg &= ~UTMIP_PLL_CFG1_XTAL_FREQ_COUNT(~0); 11642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg |= UTMIP_PLL_CFG1_XTAL_FREQ_COUNT(utmi_parameters[i]. 11652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver xtal_freq_count); 11662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* Remove power downs from UTMIP PLL control bits */ 11682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERDOWN; 11692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ACTIVE_POWERDOWN; 11702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg &= ~UTMIP_PLL_CFG1_FORCE_PLLU_POWERUP; 11712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg &= ~UTMIP_PLL_CFG1_FORCE_PLLU_POWERDOWN; 11722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver writel_relaxed(reg, clk_base + UTMIP_PLL_CFG1); 11732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* Setup HW control of UTMIPLL */ 11752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg = readl_relaxed(clk_base + UTMIPLL_HW_PWRDN_CFG0); 11762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg |= UTMIPLL_HW_PWRDN_CFG0_USE_LOCKDET; 11772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg &= ~UTMIPLL_HW_PWRDN_CFG0_CLK_ENABLE_SWCTL; 11782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg |= UTMIPLL_HW_PWRDN_CFG0_SEQ_START_STATE; 11792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver writel_relaxed(reg, clk_base + UTMIPLL_HW_PWRDN_CFG0); 11802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg = readl_relaxed(clk_base + UTMIP_PLL_CFG1); 11822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERUP; 11832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERDOWN; 11842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver writel_relaxed(reg, clk_base + UTMIP_PLL_CFG1); 11852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver udelay(1); 11872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* Setup SW override of UTMIPLL assuming USB2.0 11892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver ports are assigned to USB2 */ 11902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg = readl_relaxed(clk_base + UTMIPLL_HW_PWRDN_CFG0); 11912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg |= UTMIPLL_HW_PWRDN_CFG0_IDDQ_SWCTL; 11922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg &= ~UTMIPLL_HW_PWRDN_CFG0_IDDQ_OVERRIDE; 11932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver writel_relaxed(reg, clk_base + UTMIPLL_HW_PWRDN_CFG0); 11942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver udelay(1); 11962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 11972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* Enable HW control UTMIPLL */ 11982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg = readl_relaxed(clk_base + UTMIPLL_HW_PWRDN_CFG0); 11992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver reg |= UTMIPLL_HW_PWRDN_CFG0_SEQ_ENABLE; 12002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver writel_relaxed(reg, clk_base + UTMIPLL_HW_PWRDN_CFG0); 12012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver} 12022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 12032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic void __init _clip_vco_min(struct tegra_clk_pll_params *pll_params) 12042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{ 12052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pll_params->vco_min = 12062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver DIV_ROUND_UP(pll_params->vco_min, pll_ref_freq) * pll_ref_freq; 12072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver} 12082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 12092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic int __init _setup_dynamic_ramp(struct tegra_clk_pll_params *pll_params, 12102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver void __iomem *clk_base) 12112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{ 12122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver u32 val; 12132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver u32 step_a, step_b; 12142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 12152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver switch (pll_ref_freq) { 12162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver case 12000000: 12172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver case 13000000: 12182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver case 26000000: 12192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver step_a = 0x2B; 12202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver step_b = 0x0B; 12212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver break; 12222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver case 16800000: 12232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver step_a = 0x1A; 12242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver step_b = 0x09; 12252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver break; 12262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver case 19200000: 12272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver step_a = 0x12; 12282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver step_b = 0x08; 12292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver break; 12302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver default: 12312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pr_err("%s: Unexpected reference rate %lu\n", 12322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver __func__, pll_ref_freq); 12332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver WARN_ON(1); 12342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver return -EINVAL; 12352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver } 12362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 12372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver val = step_a << pll_params->stepa_shift; 12382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver val |= step_b << pll_params->stepb_shift; 12392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver writel_relaxed(val, clk_base + pll_params->dyn_ramp_reg); 12402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 12412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver return 0; 12422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver} 12432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 12442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic void __init _init_iddq(struct tegra_clk_pll_params *pll_params, 12452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver void __iomem *clk_base) 12462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{ 12472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver u32 val, val_iddq; 12482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 12492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver val = readl_relaxed(clk_base + pll_params->base_reg); 12502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver val_iddq = readl_relaxed(clk_base + pll_params->iddq_reg); 12512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 12522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver if (val & BIT(30)) 12532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver WARN_ON(val_iddq & BIT(pll_params->iddq_bit_idx)); 12542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver else { 12552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver val_iddq |= BIT(pll_params->iddq_bit_idx); 12562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver writel_relaxed(val_iddq, clk_base + pll_params->iddq_reg); 12572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver } 12582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver} 12592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 12602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic void __init tegra114_pll_init(void __iomem *clk_base, 12612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver void __iomem *pmc) 12622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{ 12632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver u32 val; 12642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver struct clk *clk; 12652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 12662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLC */ 12672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clip_vco_min(&pll_c_params); 12682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver if (_setup_dynamic_ramp(&pll_c_params, clk_base) >= 0) { 12692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _init_iddq(&pll_c_params, clk_base); 12702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_pllxc("pll_c", "pll_ref", clk_base, 12712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pmc, 0, 0, &pll_c_params, TEGRA_PLL_USE_LOCK, 12722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pll_c_freq_table, NULL); 12732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_c", NULL); 12742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_c] = clk; 12752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 12762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLC_OUT1 */ 12772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_divider("pll_c_out1_div", "pll_c", 12782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + PLLC_OUT, 0, TEGRA_DIVIDER_ROUND_UP, 12792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 8, 8, 1, NULL); 12802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_pll_out("pll_c_out1", "pll_c_out1_div", 12812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + PLLC_OUT, 1, 0, 12822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 0, NULL); 12832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_c_out1", NULL); 12842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_c_out1] = clk; 12852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver } 12862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 12872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLC2 */ 12882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clip_vco_min(&pll_c2_params); 12892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_pllc("pll_c2", "pll_ref", clk_base, pmc, 0, 0, 12902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &pll_c2_params, TEGRA_PLL_USE_LOCK, 12912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pll_cx_freq_table, NULL); 12922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_c2", NULL); 12932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_c2] = clk; 12942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 12952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLC3 */ 12962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clip_vco_min(&pll_c3_params); 12972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_pllc("pll_c3", "pll_ref", clk_base, pmc, 0, 0, 12982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &pll_c3_params, TEGRA_PLL_USE_LOCK, 12992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pll_cx_freq_table, NULL); 13002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_c3", NULL); 13012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_c3] = clk; 13022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 13032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLP */ 13042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_pll("pll_p", "pll_ref", clk_base, pmc, 0, 13052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 408000000, &pll_p_params, 13062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PLL_FIXED | TEGRA_PLL_USE_LOCK, 13072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pll_p_freq_table, NULL); 13082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_p", NULL); 13092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_p] = clk; 13102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 13112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLP_OUT1 */ 13122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_divider("pll_p_out1_div", "pll_p", 13132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + PLLP_OUTA, 0, TEGRA_DIVIDER_FIXED | 13142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_DIVIDER_ROUND_UP, 8, 8, 1, &pll_div_lock); 13152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_pll_out("pll_p_out1", "pll_p_out1_div", 13162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + PLLP_OUTA, 1, 0, 13172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_IGNORE_UNUSED | CLK_SET_RATE_PARENT, 0, 13182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &pll_div_lock); 13192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_p_out1", NULL); 13202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_p_out1] = clk; 13212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 13222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLP_OUT2 */ 13232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_divider("pll_p_out2_div", "pll_p", 13242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + PLLP_OUTA, 0, TEGRA_DIVIDER_FIXED | 1325c388eee21ad20929f440d6fae94c995791c5818bPeter De Schrijver TEGRA_DIVIDER_ROUND_UP | TEGRA_DIVIDER_INT, 24, 1326c388eee21ad20929f440d6fae94c995791c5818bPeter De Schrijver 8, 1, &pll_div_lock); 13272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_pll_out("pll_p_out2", "pll_p_out2_div", 13282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + PLLP_OUTA, 17, 16, 13292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_IGNORE_UNUSED | CLK_SET_RATE_PARENT, 0, 13302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &pll_div_lock); 13312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_p_out2", NULL); 13322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_p_out2] = clk; 13332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 13342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLP_OUT3 */ 13352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_divider("pll_p_out3_div", "pll_p", 13362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + PLLP_OUTB, 0, TEGRA_DIVIDER_FIXED | 13372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_DIVIDER_ROUND_UP, 8, 8, 1, &pll_div_lock); 13382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_pll_out("pll_p_out3", "pll_p_out3_div", 13392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + PLLP_OUTB, 1, 0, 13402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_IGNORE_UNUSED | CLK_SET_RATE_PARENT, 0, 13412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &pll_div_lock); 13422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_p_out3", NULL); 13432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_p_out3] = clk; 13442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 13452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLP_OUT4 */ 13462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_divider("pll_p_out4_div", "pll_p", 13472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + PLLP_OUTB, 0, TEGRA_DIVIDER_FIXED | 13482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_DIVIDER_ROUND_UP, 24, 8, 1, 13492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &pll_div_lock); 13502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_pll_out("pll_p_out4", "pll_p_out4_div", 13512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + PLLP_OUTB, 17, 16, 13522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_IGNORE_UNUSED | CLK_SET_RATE_PARENT, 0, 13532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &pll_div_lock); 13542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_p_out4", NULL); 13552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_p_out4] = clk; 13562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 13572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLM */ 13582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clip_vco_min(&pll_m_params); 13592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_pllm("pll_m", "pll_ref", clk_base, pmc, 13602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_IGNORE_UNUSED | CLK_SET_RATE_GATE, 0, 13612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &pll_m_params, TEGRA_PLL_USE_LOCK, 13622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pll_m_freq_table, NULL); 13632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_m", NULL); 13642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_m] = clk; 13652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 13662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLM_OUT1 */ 13672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_divider("pll_m_out1_div", "pll_m", 13682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + PLLM_OUT, 0, TEGRA_DIVIDER_ROUND_UP, 13692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 8, 8, 1, NULL); 13702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_pll_out("pll_m_out1", "pll_m_out1_div", 13712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + PLLM_OUT, 1, 0, CLK_IGNORE_UNUSED | 13722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 0, NULL); 13732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_m_out1", NULL); 13742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_m_out1] = clk; 13752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 13762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLM_UD */ 13772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_factor(NULL, "pll_m_ud", "pll_m", 13782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 1, 1); 13792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 13802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLX */ 13812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clip_vco_min(&pll_x_params); 13822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver if (_setup_dynamic_ramp(&pll_x_params, clk_base) >= 0) { 13832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _init_iddq(&pll_x_params, clk_base); 13842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_pllxc("pll_x", "pll_ref", clk_base, 13852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pmc, CLK_IGNORE_UNUSED, 0, &pll_x_params, 13862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PLL_USE_LOCK, pll_x_freq_table, NULL); 13872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_x", NULL); 13882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_x] = clk; 13892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver } 13902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 13912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLX_OUT0 */ 13922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_factor(NULL, "pll_x_out0", "pll_x", 13932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 1, 2); 13942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_x_out0", NULL); 13952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_x_out0] = clk; 13962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 13972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLU */ 13982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver val = readl(clk_base + pll_u_params.base_reg); 13992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver val &= ~BIT(24); /* disable PLLU_OVERRIDE */ 14002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver writel(val, clk_base + pll_u_params.base_reg); 14012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 14022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_pll("pll_u", "pll_ref", clk_base, pmc, 0, 14032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, &pll_u_params, TEGRA_PLLU | 14042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PLL_HAS_CPCON | TEGRA_PLL_SET_LFCON | 14052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PLL_USE_LOCK, pll_u_freq_table, &pll_u_lock); 14062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_u", NULL); 14072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_u] = clk; 14082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 14092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver tegra114_utmi_param_configure(clk_base); 14102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 14112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLU_480M */ 14122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_gate(NULL, "pll_u_480M", "pll_u", 14132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, clk_base + PLLU_BASE, 14142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 22, 0, &pll_u_lock); 14152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_u_480M", NULL); 14162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_u_480M] = clk; 14172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 14182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLU_60M */ 14192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_factor(NULL, "pll_u_60M", "pll_u", 14202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 1, 8); 14212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_u_60M", NULL); 14222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_u_60M] = clk; 14232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 14242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLU_48M */ 14252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_factor(NULL, "pll_u_48M", "pll_u", 14262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 1, 10); 14272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_u_48M", NULL); 14282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_u_48M] = clk; 14292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 14302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLU_12M */ 14312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_factor(NULL, "pll_u_12M", "pll_u", 14322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 1, 40); 14332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_u_12M", NULL); 14342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_u_12M] = clk; 14352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 14362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLD */ 14372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_pll("pll_d", "pll_ref", clk_base, pmc, 0, 14382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, &pll_d_params, 14392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PLL_HAS_CPCON | TEGRA_PLL_SET_LFCON | 14402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PLL_USE_LOCK, pll_d_freq_table, &pll_d_lock); 14412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_d", NULL); 14422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_d] = clk; 14432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 14442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLD_OUT0 */ 14452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_factor(NULL, "pll_d_out0", "pll_d", 14462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 1, 2); 14472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_d_out0", NULL); 14482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_d_out0] = clk; 14492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 14502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLD2 */ 14512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_pll("pll_d2", "pll_ref", clk_base, pmc, 0, 14522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, &pll_d2_params, 14532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PLL_HAS_CPCON | TEGRA_PLL_SET_LFCON | 14542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PLL_USE_LOCK, pll_d_freq_table, &pll_d2_lock); 14552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_d2", NULL); 14562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_d2] = clk; 14572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 14582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLD2_OUT0 */ 14592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_factor(NULL, "pll_d2_out0", "pll_d2", 14602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 1, 2); 14612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_d2_out0", NULL); 14622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_d2_out0] = clk; 14632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 14642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLA */ 14652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_pll("pll_a", "pll_p_out1", clk_base, pmc, 0, 14662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, &pll_a_params, TEGRA_PLL_HAS_CPCON | 14672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PLL_USE_LOCK, pll_a_freq_table, NULL); 14682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_a", NULL); 14692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_a] = clk; 14702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 14712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLA_OUT0 */ 14722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_divider("pll_a_out0_div", "pll_a", 14732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + PLLA_OUT, 0, TEGRA_DIVIDER_ROUND_UP, 14742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 8, 8, 1, NULL); 14752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_pll_out("pll_a_out0", "pll_a_out0_div", 14762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + PLLA_OUT, 1, 0, CLK_IGNORE_UNUSED | 14772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 0, NULL); 14782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_a_out0", NULL); 14792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_a_out0] = clk; 14802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 14812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLRE */ 14822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver _clip_vco_min(&pll_re_vco_params); 14832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_pllre("pll_re_vco", "pll_ref", clk_base, pmc, 14842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, 0, &pll_re_vco_params, TEGRA_PLL_USE_LOCK, 14852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver NULL, &pll_re_lock, pll_ref_freq); 14862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_re_vco", NULL); 14872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_re_vco] = clk; 14882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 14892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_divider_table(NULL, "pll_re_out", "pll_re_vco", 0, 14902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + PLLRE_BASE, 16, 4, 0, 14912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pll_re_div_table, &pll_re_lock); 14922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_re_out", NULL); 14932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_re_out] = clk; 14942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 14952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PLLE */ 14962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_plle_tegra114("pll_e_out0", "pll_re_vco", 14972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base, 0, 100000000, &pll_e_params, 14982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pll_e_freq_table, NULL); 14992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pll_e_out0", NULL); 15002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pll_e_out0] = clk; 15012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver} 15022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 15032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *mux_audio_sync_clk[] = { "spdif_in_sync", "i2s0_sync", 15042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "i2s1_sync", "i2s2_sync", "i2s3_sync", "i2s4_sync", "vimclk_sync", 15052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 15062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 15072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *clk_out1_parents[] = { "clk_m", "clk_m_div2", 15082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "clk_m_div4", "extern1", 15092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 15102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 15112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *clk_out2_parents[] = { "clk_m", "clk_m_div2", 15122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "clk_m_div4", "extern2", 15132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 15142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 15152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *clk_out3_parents[] = { "clk_m", "clk_m_div2", 15162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "clk_m_div4", "extern3", 15172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 15182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 15192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic void __init tegra114_audio_clk_init(void __iomem *clk_base) 15202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{ 15212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver struct clk *clk; 15222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 15232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* spdif_in_sync */ 15242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_sync_source("spdif_in_sync", 24000000, 15252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 24000000); 15262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "spdif_in_sync", NULL); 15272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[spdif_in_sync] = clk; 15282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 15292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* i2s0_sync */ 15302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_sync_source("i2s0_sync", 24000000, 24000000); 15312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "i2s0_sync", NULL); 15322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[i2s0_sync] = clk; 15332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 15342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* i2s1_sync */ 15352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_sync_source("i2s1_sync", 24000000, 24000000); 15362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "i2s1_sync", NULL); 15372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[i2s1_sync] = clk; 15382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 15392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* i2s2_sync */ 15402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_sync_source("i2s2_sync", 24000000, 24000000); 15412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "i2s2_sync", NULL); 15422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[i2s2_sync] = clk; 15432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 15442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* i2s3_sync */ 15452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_sync_source("i2s3_sync", 24000000, 24000000); 15462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "i2s3_sync", NULL); 15472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[i2s3_sync] = clk; 15482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 15492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* i2s4_sync */ 15502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_sync_source("i2s4_sync", 24000000, 24000000); 15512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "i2s4_sync", NULL); 15522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[i2s4_sync] = clk; 15532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 15542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* vimclk_sync */ 15552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_sync_source("vimclk_sync", 24000000, 24000000); 15562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "vimclk_sync", NULL); 15572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[vimclk_sync] = clk; 15582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 15592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* audio0 */ 15602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_mux(NULL, "audio0_mux", mux_audio_sync_clk, 1561819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan ARRAY_SIZE(mux_audio_sync_clk), 1562819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan CLK_SET_RATE_NO_REPARENT, 15632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + AUDIO_SYNC_CLK_I2S0, 0, 3, 0, 15642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver NULL); 15652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[audio0_mux] = clk; 15662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_gate(NULL, "audio0", "audio0_mux", 0, 15672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + AUDIO_SYNC_CLK_I2S0, 4, 15682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_GATE_SET_TO_DISABLE, NULL); 15692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "audio0", NULL); 15702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[audio0] = clk; 15712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 15722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* audio1 */ 15732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_mux(NULL, "audio1_mux", mux_audio_sync_clk, 1574819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan ARRAY_SIZE(mux_audio_sync_clk), 1575819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan CLK_SET_RATE_NO_REPARENT, 15762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + AUDIO_SYNC_CLK_I2S1, 0, 3, 0, 15772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver NULL); 15782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[audio1_mux] = clk; 15792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_gate(NULL, "audio1", "audio1_mux", 0, 15802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + AUDIO_SYNC_CLK_I2S1, 4, 15812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_GATE_SET_TO_DISABLE, NULL); 15822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "audio1", NULL); 15832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[audio1] = clk; 15842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 15852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* audio2 */ 15862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_mux(NULL, "audio2_mux", mux_audio_sync_clk, 1587819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan ARRAY_SIZE(mux_audio_sync_clk), 1588819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan CLK_SET_RATE_NO_REPARENT, 15892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + AUDIO_SYNC_CLK_I2S2, 0, 3, 0, 15902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver NULL); 15912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[audio2_mux] = clk; 15922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_gate(NULL, "audio2", "audio2_mux", 0, 15932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + AUDIO_SYNC_CLK_I2S2, 4, 15942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_GATE_SET_TO_DISABLE, NULL); 15952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "audio2", NULL); 15962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[audio2] = clk; 15972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 15982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* audio3 */ 15992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_mux(NULL, "audio3_mux", mux_audio_sync_clk, 1600819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan ARRAY_SIZE(mux_audio_sync_clk), 1601819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan CLK_SET_RATE_NO_REPARENT, 16022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + AUDIO_SYNC_CLK_I2S3, 0, 3, 0, 16032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver NULL); 16042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[audio3_mux] = clk; 16052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_gate(NULL, "audio3", "audio3_mux", 0, 16062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + AUDIO_SYNC_CLK_I2S3, 4, 16072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_GATE_SET_TO_DISABLE, NULL); 16082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "audio3", NULL); 16092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[audio3] = clk; 16102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 16112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* audio4 */ 16122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_mux(NULL, "audio4_mux", mux_audio_sync_clk, 1613819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan ARRAY_SIZE(mux_audio_sync_clk), 1614819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan CLK_SET_RATE_NO_REPARENT, 16152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + AUDIO_SYNC_CLK_I2S4, 0, 3, 0, 16162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver NULL); 16172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[audio4_mux] = clk; 16182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_gate(NULL, "audio4", "audio4_mux", 0, 16192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + AUDIO_SYNC_CLK_I2S4, 4, 16202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_GATE_SET_TO_DISABLE, NULL); 16212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "audio4", NULL); 16222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[audio4] = clk; 16232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 16242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* spdif */ 16252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_mux(NULL, "spdif_mux", mux_audio_sync_clk, 1626819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan ARRAY_SIZE(mux_audio_sync_clk), 1627819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan CLK_SET_RATE_NO_REPARENT, 16282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + AUDIO_SYNC_CLK_SPDIF, 0, 3, 0, 16292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver NULL); 16302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[spdif_mux] = clk; 16312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_gate(NULL, "spdif", "spdif_mux", 0, 16322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + AUDIO_SYNC_CLK_SPDIF, 4, 16332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_GATE_SET_TO_DISABLE, NULL); 16342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "spdif", NULL); 16352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[spdif] = clk; 16362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 16372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* audio0_2x */ 16382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_factor(NULL, "audio0_doubler", "audio0", 16392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 2, 1); 16402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_divider("audio0_div", "audio0_doubler", 16412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + AUDIO_SYNC_DOUBLER, 0, 0, 24, 1, 16422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, &clk_doubler_lock); 16432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("audio0_2x", "audio0_div", 16442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_NO_RESET, clk_base, 16452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 113, &periph_v_regs, 16462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 16472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "audio0_2x", NULL); 16482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[audio0_2x] = clk; 16492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 16502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* audio1_2x */ 16512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_factor(NULL, "audio1_doubler", "audio1", 16522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 2, 1); 16532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_divider("audio1_div", "audio1_doubler", 16542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + AUDIO_SYNC_DOUBLER, 0, 0, 25, 1, 16552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, &clk_doubler_lock); 16562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("audio1_2x", "audio1_div", 16572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_NO_RESET, clk_base, 16582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 114, &periph_v_regs, 16592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 16602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "audio1_2x", NULL); 16612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[audio1_2x] = clk; 16622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 16632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* audio2_2x */ 16642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_factor(NULL, "audio2_doubler", "audio2", 16652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 2, 1); 16662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_divider("audio2_div", "audio2_doubler", 16672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + AUDIO_SYNC_DOUBLER, 0, 0, 26, 1, 16682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, &clk_doubler_lock); 16692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("audio2_2x", "audio2_div", 16702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_NO_RESET, clk_base, 16712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 115, &periph_v_regs, 16722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 16732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "audio2_2x", NULL); 16742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[audio2_2x] = clk; 16752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 16762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* audio3_2x */ 16772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_factor(NULL, "audio3_doubler", "audio3", 16782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 2, 1); 16792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_divider("audio3_div", "audio3_doubler", 16802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + AUDIO_SYNC_DOUBLER, 0, 0, 27, 1, 16812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, &clk_doubler_lock); 16822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("audio3_2x", "audio3_div", 16832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_NO_RESET, clk_base, 16842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 116, &periph_v_regs, 16852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 16862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "audio3_2x", NULL); 16872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[audio3_2x] = clk; 16882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 16892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* audio4_2x */ 16902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_factor(NULL, "audio4_doubler", "audio4", 16912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 2, 1); 16922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_divider("audio4_div", "audio4_doubler", 16932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + AUDIO_SYNC_DOUBLER, 0, 0, 28, 1, 16942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, &clk_doubler_lock); 16952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("audio4_2x", "audio4_div", 16962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_NO_RESET, clk_base, 16972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 117, &periph_v_regs, 16982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 16992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "audio4_2x", NULL); 17002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[audio4_2x] = clk; 17012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 17022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* spdif_2x */ 17032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_factor(NULL, "spdif_doubler", "spdif", 17042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 2, 1); 17052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_divider("spdif_div", "spdif_doubler", 17062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + AUDIO_SYNC_DOUBLER, 0, 0, 29, 1, 17072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, &clk_doubler_lock); 17082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("spdif_2x", "spdif_div", 17092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_NO_RESET, clk_base, 17102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 118, 17112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &periph_v_regs, periph_clk_enb_refcnt); 17122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "spdif_2x", NULL); 17132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[spdif_2x] = clk; 17142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver} 17152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 17162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic void __init tegra114_pmc_clk_init(void __iomem *pmc_base) 17172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{ 17182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver struct clk *clk; 17192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 17202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* clk_out_1 */ 17212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_mux(NULL, "clk_out_1_mux", clk_out1_parents, 1722819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan ARRAY_SIZE(clk_out1_parents), 1723819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan CLK_SET_RATE_NO_REPARENT, 17242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pmc_base + PMC_CLK_OUT_CNTRL, 6, 3, 0, 17252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &clk_out_lock); 17262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[clk_out_1_mux] = clk; 17272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_gate(NULL, "clk_out_1", "clk_out_1_mux", 0, 17282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pmc_base + PMC_CLK_OUT_CNTRL, 2, 0, 17292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &clk_out_lock); 17302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "extern1", "clk_out_1"); 17312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[clk_out_1] = clk; 17322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 17332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* clk_out_2 */ 17342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_mux(NULL, "clk_out_2_mux", clk_out2_parents, 1735819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan ARRAY_SIZE(clk_out2_parents), 1736819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan CLK_SET_RATE_NO_REPARENT, 17372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pmc_base + PMC_CLK_OUT_CNTRL, 14, 3, 0, 17382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &clk_out_lock); 17392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[clk_out_2_mux] = clk; 17402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_gate(NULL, "clk_out_2", "clk_out_2_mux", 0, 17412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pmc_base + PMC_CLK_OUT_CNTRL, 10, 0, 17422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &clk_out_lock); 17432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "extern2", "clk_out_2"); 17442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[clk_out_2] = clk; 17452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 17462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* clk_out_3 */ 17472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_mux(NULL, "clk_out_3_mux", clk_out3_parents, 1748819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan ARRAY_SIZE(clk_out3_parents), 1749819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan CLK_SET_RATE_NO_REPARENT, 17502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pmc_base + PMC_CLK_OUT_CNTRL, 22, 3, 0, 17512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &clk_out_lock); 17522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[clk_out_3_mux] = clk; 17532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_gate(NULL, "clk_out_3", "clk_out_3_mux", 0, 17542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pmc_base + PMC_CLK_OUT_CNTRL, 18, 0, 17552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &clk_out_lock); 17562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "extern3", "clk_out_3"); 17572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[clk_out_3] = clk; 17582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 17592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* blink */ 17609139227d4caef6a8daae8a428f9a4bbb7394ea8bAlexandre Courbot /* clear the blink timer register to directly output clk_32k */ 17619139227d4caef6a8daae8a428f9a4bbb7394ea8bAlexandre Courbot writel_relaxed(0, pmc_base + PMC_BLINK_TIMER); 17622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_gate(NULL, "blink_override", "clk_32k", 0, 17632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pmc_base + PMC_DPD_PADS_ORIDE, 17642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver PMC_DPD_PADS_ORIDE_BLINK_ENB, 0, NULL); 17652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_gate(NULL, "blink", "blink_override", 0, 17662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pmc_base + PMC_CTRL, 17672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver PMC_CTRL_BLINK_ENB, 0, NULL); 17682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "blink", NULL); 17692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[blink] = clk; 17702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 17712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver} 17722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 17732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *sclk_parents[] = { "clk_m", "pll_c_out1", "pll_p_out4", 177429b09447b648ed23ce290994389b3c281a1b6c69Peter De Schrijver "pll_p", "pll_p_out2", "unused", 17752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "clk_32k", "pll_m_out1" }; 17762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 17772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *cclk_g_parents[] = { "clk_m", "pll_c", "clk_32k", "pll_m", 17782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "pll_p", "pll_p_out4", "unused", 17792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "unused", "pll_x" }; 17802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 17812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const char *cclk_lp_parents[] = { "clk_m", "pll_c", "clk_32k", "pll_m", 17822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "pll_p", "pll_p_out4", "unused", 17832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver "unused", "pll_x", "pll_x_out0" }; 17842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 17852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic void __init tegra114_super_clk_init(void __iomem *clk_base) 17862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{ 17872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver struct clk *clk; 17882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 17892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* CCLKG */ 17902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_super_mux("cclk_g", cclk_g_parents, 17912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver ARRAY_SIZE(cclk_g_parents), 17922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 17932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + CCLKG_BURST_POLICY, 17942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, 4, 0, 0, NULL); 17952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "cclk_g", NULL); 17962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[cclk_g] = clk; 17972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 17982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* CCLKLP */ 17992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_super_mux("cclk_lp", cclk_lp_parents, 18002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver ARRAY_SIZE(cclk_lp_parents), 18012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 18022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + CCLKLP_BURST_POLICY, 18032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, 4, 8, 9, NULL); 18042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "cclk_lp", NULL); 18052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[cclk_lp] = clk; 18062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 18072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* SCLK */ 18082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_super_mux("sclk", sclk_parents, 18092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver ARRAY_SIZE(sclk_parents), 18102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_SET_RATE_PARENT, 18112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + SCLK_BURST_POLICY, 18122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, 4, 0, 0, NULL); 18132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "sclk", NULL); 18142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[sclk] = clk; 18152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 18162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* HCLK */ 18172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_divider(NULL, "hclk_div", "sclk", 0, 18182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + SYSTEM_CLK_RATE, 4, 2, 0, 18192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &sysrate_lock); 18202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_gate(NULL, "hclk", "hclk_div", CLK_SET_RATE_PARENT | 18212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_IGNORE_UNUSED, clk_base + SYSTEM_CLK_RATE, 18222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 7, CLK_GATE_SET_TO_DISABLE, &sysrate_lock); 18232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "hclk", NULL); 18242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[hclk] = clk; 18252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 18262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* PCLK */ 18272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_divider(NULL, "pclk_div", "hclk", 0, 18282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + SYSTEM_CLK_RATE, 0, 2, 0, 18292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &sysrate_lock); 18302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_gate(NULL, "pclk", "pclk_div", CLK_SET_RATE_PARENT | 18312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_IGNORE_UNUSED, clk_base + SYSTEM_CLK_RATE, 18322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 3, CLK_GATE_SET_TO_DISABLE, &sysrate_lock); 18332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, "pclk", NULL); 18342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[pclk] = clk; 18352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver} 18362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 18372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_periph_init_data tegra_periph_clk_list[] = { 18382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("i2s0", NULL, "tegra30-i2s.0", mux_pllaout0_audio0_2x_pllp_clkm, CLK_SOURCE_I2S0, 30, &periph_l_regs, TEGRA_PERIPH_ON_APB, i2s0), 18392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("i2s1", NULL, "tegra30-i2s.1", mux_pllaout0_audio1_2x_pllp_clkm, CLK_SOURCE_I2S1, 11, &periph_l_regs, TEGRA_PERIPH_ON_APB, i2s1), 18402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("i2s2", NULL, "tegra30-i2s.2", mux_pllaout0_audio2_2x_pllp_clkm, CLK_SOURCE_I2S2, 18, &periph_l_regs, TEGRA_PERIPH_ON_APB, i2s2), 18412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("i2s3", NULL, "tegra30-i2s.3", mux_pllaout0_audio3_2x_pllp_clkm, CLK_SOURCE_I2S3, 101, &periph_v_regs, TEGRA_PERIPH_ON_APB, i2s3), 18422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("i2s4", NULL, "tegra30-i2s.4", mux_pllaout0_audio4_2x_pllp_clkm, CLK_SOURCE_I2S4, 102, &periph_v_regs, TEGRA_PERIPH_ON_APB, i2s4), 18432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("spdif_out", "spdif_out", "tegra30-spdif", mux_pllaout0_audio_2x_pllp_clkm, CLK_SOURCE_SPDIF_OUT, 10, &periph_l_regs, TEGRA_PERIPH_ON_APB, spdif_out), 18442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("spdif_in", "spdif_in", "tegra30-spdif", mux_pllp_pllc_pllm, CLK_SOURCE_SPDIF_IN, 10, &periph_l_regs, TEGRA_PERIPH_ON_APB, spdif_in), 18452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("pwm", NULL, "pwm", mux_pllp_pllc_clk32_clkm, CLK_SOURCE_PWM, 17, &periph_l_regs, TEGRA_PERIPH_ON_APB, pwm), 18462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("adx", NULL, "adx", mux_plla_pllc_pllp_clkm, CLK_SOURCE_ADX, 154, &periph_w_regs, TEGRA_PERIPH_ON_APB, adx), 18472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("amx", NULL, "amx", mux_plla_pllc_pllp_clkm, CLK_SOURCE_AMX, 153, &periph_w_regs, TEGRA_PERIPH_ON_APB, amx), 18482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("hda", "hda", "tegra30-hda", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_HDA, 125, &periph_v_regs, TEGRA_PERIPH_ON_APB, hda), 18492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("hda2codec_2x", "hda2codec", "tegra30-hda", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_HDA2CODEC_2X, 111, &periph_v_regs, TEGRA_PERIPH_ON_APB, hda2codec_2x), 18502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("sbc1", NULL, "tegra11-spi.0", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SBC1, 41, &periph_h_regs, TEGRA_PERIPH_ON_APB, sbc1), 18512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("sbc2", NULL, "tegra11-spi.1", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SBC2, 44, &periph_h_regs, TEGRA_PERIPH_ON_APB, sbc2), 18522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("sbc3", NULL, "tegra11-spi.2", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SBC3, 46, &periph_h_regs, TEGRA_PERIPH_ON_APB, sbc3), 18532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("sbc4", NULL, "tegra11-spi.3", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SBC4, 68, &periph_u_regs, TEGRA_PERIPH_ON_APB, sbc4), 18542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("sbc5", NULL, "tegra11-spi.4", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SBC5, 104, &periph_v_regs, TEGRA_PERIPH_ON_APB, sbc5), 18552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("sbc6", NULL, "tegra11-spi.5", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SBC6, 105, &periph_v_regs, TEGRA_PERIPH_ON_APB, sbc6), 18562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX8("ndflash", NULL, "tegra_nand", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_NDFLASH, 13, &periph_u_regs, TEGRA_PERIPH_ON_APB, ndspeed), 18572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX8("ndspeed", NULL, "tegra_nand_speed", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_NDSPEED, 80, &periph_u_regs, TEGRA_PERIPH_ON_APB, ndspeed), 18582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("vfir", NULL, "vfir", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_VFIR, 7, &periph_l_regs, TEGRA_PERIPH_ON_APB, vfir), 18592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("sdmmc1", NULL, "sdhci-tegra.0", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SDMMC1, 14, &periph_l_regs, 0, sdmmc1), 18602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("sdmmc2", NULL, "sdhci-tegra.1", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SDMMC2, 9, &periph_l_regs, 0, sdmmc2), 18612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("sdmmc3", NULL, "sdhci-tegra.2", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SDMMC3, 69, &periph_u_regs, 0, sdmmc3), 18622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("sdmmc4", NULL, "sdhci-tegra.3", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SDMMC4, 15, &periph_l_regs, 0, sdmmc4), 18632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_INT("vde", NULL, "vde", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_VDE, 61, &periph_h_regs, 0, vde), 18642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX_FLAGS("csite", NULL, "csite", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_CSITE, 73, &periph_u_regs, TEGRA_PERIPH_ON_APB, csite, CLK_IGNORE_UNUSED), 18652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("la", NULL, "la", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_LA, 76, &periph_u_regs, TEGRA_PERIPH_ON_APB, la), 18662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("trace", NULL, "trace", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_TRACE, 77, &periph_u_regs, TEGRA_PERIPH_ON_APB, trace), 18672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("owr", NULL, "tegra_w1", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_OWR, 71, &periph_u_regs, TEGRA_PERIPH_ON_APB, owr), 18682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("nor", NULL, "tegra-nor", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_NOR, 42, &periph_h_regs, 0, nor), 18692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("mipi", NULL, "mipi", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_MIPI, 50, &periph_h_regs, TEGRA_PERIPH_ON_APB, mipi), 18702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_I2C("i2c1", "div-clk", "tegra11-i2c.0", mux_pllp_clkm, CLK_SOURCE_I2C1, 12, &periph_l_regs, i2c1), 18712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_I2C("i2c2", "div-clk", "tegra11-i2c.1", mux_pllp_clkm, CLK_SOURCE_I2C2, 54, &periph_h_regs, i2c2), 18722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_I2C("i2c3", "div-clk", "tegra11-i2c.2", mux_pllp_clkm, CLK_SOURCE_I2C3, 67, &periph_u_regs, i2c3), 18732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_I2C("i2c4", "div-clk", "tegra11-i2c.3", mux_pllp_clkm, CLK_SOURCE_I2C4, 103, &periph_v_regs, i2c4), 18742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_I2C("i2c5", "div-clk", "tegra11-i2c.4", mux_pllp_clkm, CLK_SOURCE_I2C5, 47, &periph_h_regs, i2c5), 18752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_UART("uarta", NULL, "tegra_uart.0", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_UARTA, 6, &periph_l_regs, uarta), 18762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_UART("uartb", NULL, "tegra_uart.1", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_UARTB, 7, &periph_l_regs, uartb), 18772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_UART("uartc", NULL, "tegra_uart.2", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_UARTC, 55, &periph_h_regs, uartc), 18782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_UART("uartd", NULL, "tegra_uart.3", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_UARTD, 65, &periph_u_regs, uartd), 18792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_INT("3d", NULL, "3d", mux_pllm_pllc2_c_c3_pllp_plla, CLK_SOURCE_3D, 24, &periph_l_regs, 0, gr_3d), 18802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_INT("2d", NULL, "2d", mux_pllm_pllc2_c_c3_pllp_plla, CLK_SOURCE_2D, 21, &periph_l_regs, 0, gr_2d), 18812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("vi_sensor", "vi_sensor", "tegra_camera", mux_pllm_pllc2_c_c3_pllp_plla, CLK_SOURCE_VI_SENSOR, 20, &periph_l_regs, TEGRA_PERIPH_NO_RESET, vi_sensor), 18822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_INT8("vi", "vi", "tegra_camera", mux_pllm_pllc2_c_c3_pllp_plla, CLK_SOURCE_VI, 20, &periph_l_regs, 0, vi), 18832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_INT8("epp", NULL, "epp", mux_pllm_pllc2_c_c3_pllp_plla, CLK_SOURCE_EPP, 19, &periph_l_regs, 0, epp), 188488235988d7ff394f77c0a5a8a9803962d0026ef1Mikko Perttunen TEGRA_INIT_DATA_INT8("msenc", NULL, "msenc", mux_pllm_pllc2_c_c3_pllp_plla, CLK_SOURCE_MSENC, 91, &periph_u_regs, TEGRA_PERIPH_WAR_1005168, msenc), 18852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_INT8("tsec", NULL, "tsec", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_TSEC, 83, &periph_u_regs, 0, tsec), 18862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_INT8("host1x", NULL, "host1x", mux_pllm_pllc2_c_c3_pllp_plla, CLK_SOURCE_HOST1X, 28, &periph_l_regs, 0, host1x), 18872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX8("hdmi", NULL, "hdmi", mux_pllp_pllm_plld_plla_pllc_plld2_clkm, CLK_SOURCE_HDMI, 51, &periph_h_regs, 0, hdmi), 18882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("cilab", "cilab", "tegra_camera", mux_pllp_pllc_clkm, CLK_SOURCE_CILAB, 144, &periph_w_regs, 0, cilab), 18892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("cilcd", "cilcd", "tegra_camera", mux_pllp_pllc_clkm, CLK_SOURCE_CILCD, 145, &periph_w_regs, 0, cilcd), 18902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("cile", "cile", "tegra_camera", mux_pllp_pllc_clkm, CLK_SOURCE_CILE, 146, &periph_w_regs, 0, cile), 18912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("dsialp", "dsialp", "tegradc.0", mux_pllp_pllc_clkm, CLK_SOURCE_DSIALP, 147, &periph_w_regs, 0, dsialp), 18922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("dsiblp", "dsiblp", "tegradc.1", mux_pllp_pllc_clkm, CLK_SOURCE_DSIBLP, 148, &periph_w_regs, 0, dsiblp), 18932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("tsensor", NULL, "tegra-tsensor", mux_pllp_pllc_clkm_clk32, CLK_SOURCE_TSENSOR, 100, &periph_v_regs, TEGRA_PERIPH_ON_APB, tsensor), 18942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("actmon", NULL, "actmon", mux_pllp_pllc_clk32_clkm, CLK_SOURCE_ACTMON, 119, &periph_v_regs, 0, actmon), 18952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX8("extern1", NULL, "extern1", mux_plla_clk32_pllp_clkm_plle, CLK_SOURCE_EXTERN1, 120, &periph_v_regs, 0, extern1), 18962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX8("extern2", NULL, "extern2", mux_plla_clk32_pllp_clkm_plle, CLK_SOURCE_EXTERN2, 121, &periph_v_regs, 0, extern2), 18972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX8("extern3", NULL, "extern3", mux_plla_clk32_pllp_clkm_plle, CLK_SOURCE_EXTERN3, 122, &periph_v_regs, 0, extern3), 18982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX("i2cslow", NULL, "i2cslow", mux_pllp_pllc_clk32_clkm, CLK_SOURCE_I2CSLOW, 81, &periph_u_regs, TEGRA_PERIPH_ON_APB, i2cslow), 18992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_INT8("se", NULL, "se", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_SE, 127, &periph_v_regs, TEGRA_PERIPH_ON_APB, se), 19002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_INT_FLAGS("mselect", NULL, "mselect", mux_pllp_clkm, CLK_SOURCE_MSELECT, 99, &periph_v_regs, 0, mselect, CLK_IGNORE_UNUSED), 19019e60121fd18c22851c19ec04e8e58172cb5a7d2cPaul Walmsley TEGRA_INIT_DATA_MUX("dfll_ref", "ref", "t114_dfll", mux_pllp_clkm, CLK_SOURCE_DFLL_REF, 155, &periph_w_regs, TEGRA_PERIPH_ON_APB, dfll_ref), 19029e60121fd18c22851c19ec04e8e58172cb5a7d2cPaul Walmsley TEGRA_INIT_DATA_MUX("dfll_soc", "soc", "t114_dfll", mux_pllp_clkm, CLK_SOURCE_DFLL_SOC, 155, &periph_w_regs, TEGRA_PERIPH_ON_APB, dfll_soc), 19032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_MUX8("soc_therm", NULL, "soc_therm", mux_pllm_pllc_pllp_plla, CLK_SOURCE_SOC_THERM, 78, &periph_u_regs, TEGRA_PERIPH_ON_APB, soc_therm), 19042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_XUSB("xusb_host_src", "host_src", "tegra_xhci", mux_clkm_pllp_pllc_pllre, CLK_SOURCE_XUSB_HOST_SRC, 143, &periph_w_regs, TEGRA_PERIPH_ON_APB | TEGRA_PERIPH_NO_RESET, xusb_host_src), 19052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_XUSB("xusb_falcon_src", "falcon_src", "tegra_xhci", mux_clkm_pllp_pllc_pllre, CLK_SOURCE_XUSB_FALCON_SRC, 143, &periph_w_regs, TEGRA_PERIPH_NO_RESET, xusb_falcon_src), 19062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_XUSB("xusb_fs_src", "fs_src", "tegra_xhci", mux_clkm_48M_pllp_480M, CLK_SOURCE_XUSB_FS_SRC, 143, &periph_w_regs, TEGRA_PERIPH_NO_RESET, xusb_fs_src), 19072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_XUSB("xusb_ss_src", "ss_src", "tegra_xhci", mux_clkm_pllre_clk32_480M_pllc_ref, CLK_SOURCE_XUSB_SS_SRC, 143, &periph_w_regs, TEGRA_PERIPH_NO_RESET, xusb_ss_src), 19082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_XUSB("xusb_dev_src", "dev_src", "tegra_xhci", mux_clkm_pllp_pllc_pllre, CLK_SOURCE_XUSB_DEV_SRC, 95, &periph_u_regs, TEGRA_PERIPH_ON_APB | TEGRA_PERIPH_NO_RESET, xusb_dev_src), 19092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_AUDIO("d_audio", "d_audio", "tegra30-ahub", CLK_SOURCE_D_AUDIO, 106, &periph_v_regs, TEGRA_PERIPH_ON_APB, d_audio), 19102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_AUDIO("dam0", NULL, "tegra30-dam.0", CLK_SOURCE_DAM0, 108, &periph_v_regs, TEGRA_PERIPH_ON_APB, dam0), 19112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_AUDIO("dam1", NULL, "tegra30-dam.1", CLK_SOURCE_DAM1, 109, &periph_v_regs, TEGRA_PERIPH_ON_APB, dam1), 19122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_AUDIO("dam2", NULL, "tegra30-dam.2", CLK_SOURCE_DAM2, 110, &periph_v_regs, TEGRA_PERIPH_ON_APB, dam2), 19132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 19142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 19152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic struct tegra_periph_init_data tegra_periph_nodiv_clk_list[] = { 19162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_NODIV("disp1", NULL, "tegradc.0", mux_pllp_pllm_plld_plla_pllc_plld2_clkm, CLK_SOURCE_DISP1, 29, 7, 27, &periph_l_regs, 0, disp1), 19172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_INIT_DATA_NODIV("disp2", NULL, "tegradc.1", mux_pllp_pllm_plld_plla_pllc_plld2_clkm, CLK_SOURCE_DISP2, 29, 7, 26, &periph_l_regs, 0, disp2), 19182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 19192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 19202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic __init void tegra114_periph_clk_init(void __iomem *clk_base) 19212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{ 19222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver struct tegra_periph_init_data *data; 19232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver struct clk *clk; 19242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver int i; 19252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver u32 val; 19262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 19272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* apbdma */ 19282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("apbdma", "clk_m", 0, clk_base, 19292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, 34, &periph_h_regs, 19302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 19312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[apbdma] = clk; 19322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 19332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* rtc */ 19342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("rtc", "clk_32k", 19352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_ON_APB | 19362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_NO_RESET, clk_base, 19372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, 4, &periph_l_regs, 19382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 19392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, NULL, "rtc-tegra"); 19402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[rtc] = clk; 19412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 19422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* kbc */ 19432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("kbc", "clk_32k", 19442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_ON_APB | 19452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_NO_RESET, clk_base, 19462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, 36, &periph_h_regs, 19472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 19482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[kbc] = clk; 19492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 19502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* timer */ 19512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("timer", "clk_m", 0, clk_base, 19522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, 5, &periph_l_regs, 19532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 19542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_register_clkdev(clk, NULL, "timer"); 19552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[timer] = clk; 19562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 19572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* kfuse */ 19582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("kfuse", "clk_m", 19592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_ON_APB, clk_base, 0, 40, 19602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &periph_h_regs, periph_clk_enb_refcnt); 19612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[kfuse] = clk; 19622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 19632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* fuse */ 19642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("fuse", "clk_m", 19652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_ON_APB, clk_base, 0, 39, 19662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &periph_h_regs, periph_clk_enb_refcnt); 19672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[fuse] = clk; 19682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 19692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* fuse_burn */ 19702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("fuse_burn", "clk_m", 19712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_ON_APB, clk_base, 0, 39, 19722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &periph_h_regs, periph_clk_enb_refcnt); 19732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[fuse_burn] = clk; 19742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 19752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* apbif */ 19762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("apbif", "clk_m", 19772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_ON_APB, clk_base, 0, 107, 19782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &periph_v_regs, periph_clk_enb_refcnt); 19792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[apbif] = clk; 19802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 19812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* hda2hdmi */ 19822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("hda2hdmi", "clk_m", 19832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_ON_APB, clk_base, 0, 128, 19842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &periph_w_regs, periph_clk_enb_refcnt); 19852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[hda2hdmi] = clk; 19862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 19872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* vcp */ 19882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("vcp", "clk_m", 0, clk_base, 0, 19892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 29, &periph_l_regs, 19902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 19912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[vcp] = clk; 19922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 19932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* bsea */ 19942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("bsea", "clk_m", 0, clk_base, 19952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, 62, &periph_h_regs, 19962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 19972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[bsea] = clk; 19982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 19992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* bsev */ 20002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("bsev", "clk_m", 0, clk_base, 20012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, 63, &periph_h_regs, 20022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 20032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[bsev] = clk; 20042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 20052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* mipi-cal */ 20062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("mipi-cal", "clk_m", 0, clk_base, 20072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, 56, &periph_h_regs, 20082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 20092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[mipi_cal] = clk; 20102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 20112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* usbd */ 20122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("usbd", "clk_m", 0, clk_base, 20132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, 22, &periph_l_regs, 20142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 20152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[usbd] = clk; 20162cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 20172cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* usb2 */ 20182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("usb2", "clk_m", 0, clk_base, 20192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, 58, &periph_h_regs, 20202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 20212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[usb2] = clk; 20222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 20232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* usb3 */ 20242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("usb3", "clk_m", 0, clk_base, 20252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, 59, &periph_h_regs, 20262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 20272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[usb3] = clk; 20282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 20292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* csi */ 20302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("csi", "pll_p_out3", 0, clk_base, 20312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, 52, &periph_h_regs, 20322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 20332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[csi] = clk; 20342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 20352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* isp */ 20362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("isp", "clk_m", 0, clk_base, 0, 20372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 23, &periph_l_regs, 20382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 20392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[isp] = clk; 20402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 20412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* csus */ 20422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("csus", "clk_m", 20432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_NO_RESET, clk_base, 0, 92, 20442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &periph_u_regs, periph_clk_enb_refcnt); 20452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[csus] = clk; 20462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 20472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* dds */ 20482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("dds", "clk_m", 20492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_ON_APB, clk_base, 0, 150, 20502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &periph_w_regs, periph_clk_enb_refcnt); 20512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[dds] = clk; 20522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 20532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* dp2 */ 20542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("dp2", "clk_m", 20552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_ON_APB, clk_base, 0, 152, 20562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &periph_w_regs, periph_clk_enb_refcnt); 20572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[dp2] = clk; 20582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 20592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* dtv */ 20602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("dtv", "clk_m", 20612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver TEGRA_PERIPH_ON_APB, clk_base, 0, 79, 20622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &periph_u_regs, periph_clk_enb_refcnt); 20632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[dtv] = clk; 20642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 20652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* dsia */ 20662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_mux(NULL, "dsia_mux", mux_plld_out0_plld2_out0, 2067819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan ARRAY_SIZE(mux_plld_out0_plld2_out0), 2068819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan CLK_SET_RATE_NO_REPARENT, 20692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + PLLD_BASE, 25, 1, 0, &pll_d_lock); 20702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[dsia_mux] = clk; 20712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("dsia", "dsia_mux", 0, clk_base, 20722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, 48, &periph_h_regs, 20732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 20742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[dsia] = clk; 20752cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 20762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* dsib */ 20772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_mux(NULL, "dsib_mux", mux_plld_out0_plld2_out0, 2078819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan ARRAY_SIZE(mux_plld_out0_plld2_out0), 2079819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan CLK_SET_RATE_NO_REPARENT, 20802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + PLLD2_BASE, 25, 1, 0, &pll_d2_lock); 20812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[dsib_mux] = clk; 20822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("dsib", "dsib_mux", 0, clk_base, 20832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 0, 82, &periph_u_regs, 20842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 20852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[dsib] = clk; 20862cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 20872cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* xusb_hs_src */ 20882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver val = readl(clk_base + CLK_SOURCE_XUSB_SS_SRC); 20892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver val |= BIT(25); /* always select PLLU_60M */ 20902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver writel(val, clk_base + CLK_SOURCE_XUSB_SS_SRC); 20912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 20922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_fixed_factor(NULL, "xusb_hs_src", "pll_u_60M", 0, 20932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 1, 1); 20942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[xusb_hs_src] = clk; 20952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 20962cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* xusb_host */ 20972cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("xusb_host", "xusb_host_src", 0, 20982cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base, 0, 89, &periph_u_regs, 20992cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 21002cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[xusb_host] = clk; 21012cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 21022cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* xusb_ss */ 21032cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("xusb_ss", "xusb_ss_src", 0, 21042cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base, 0, 156, &periph_w_regs, 21052cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 21062cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[xusb_host] = clk; 21072cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 21082cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* xusb_dev */ 21092cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("xusb_dev", "xusb_dev_src", 0, 21102cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base, 0, 95, &periph_u_regs, 21112cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 21122cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[xusb_dev] = clk; 21132cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 21142cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver /* emc */ 21152cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = clk_register_mux(NULL, "emc_mux", mux_pllmcp_clkm, 2116819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan ARRAY_SIZE(mux_pllmcp_clkm), 2117819c1de344c5b8350bffd35be9a0fa74541292d3James Hogan CLK_SET_RATE_NO_REPARENT, 21182cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base + CLK_SOURCE_EMC, 21192cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 29, 3, 0, NULL); 21202cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_gate("emc", "emc_mux", 0, clk_base, 21212cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver CLK_IGNORE_UNUSED, 57, &periph_h_regs, 21222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver periph_clk_enb_refcnt); 21232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[emc] = clk; 21242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 21252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver for (i = 0; i < ARRAY_SIZE(tegra_periph_clk_list); i++) { 21262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver data = &tegra_periph_clk_list[i]; 21272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph(data->name, data->parent_names, 21282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver data->num_parents, &data->periph, 21292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base, data->offset, data->flags); 21302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[data->clk_id] = clk; 21312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver } 21322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 21332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver for (i = 0; i < ARRAY_SIZE(tegra_periph_nodiv_clk_list); i++) { 21342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver data = &tegra_periph_nodiv_clk_list[i]; 21352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk = tegra_clk_register_periph_nodiv(data->name, 21362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver data->parent_names, data->num_parents, 21372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver &data->periph, clk_base, data->offset); 21382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[data->clk_id] = clk; 21392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver } 21402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver} 21412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 214231972fd95527a5942b777e89404501d5421a0df0Joseph Lo/* Tegra114 CPU clock and reset control functions */ 214331972fd95527a5942b777e89404501d5421a0df0Joseph Lostatic void tegra114_wait_cpu_in_reset(u32 cpu) 214431972fd95527a5942b777e89404501d5421a0df0Joseph Lo{ 214531972fd95527a5942b777e89404501d5421a0df0Joseph Lo unsigned int reg; 214631972fd95527a5942b777e89404501d5421a0df0Joseph Lo 214731972fd95527a5942b777e89404501d5421a0df0Joseph Lo do { 214831972fd95527a5942b777e89404501d5421a0df0Joseph Lo reg = readl(clk_base + CLK_RST_CONTROLLER_CPU_CMPLX_STATUS); 214931972fd95527a5942b777e89404501d5421a0df0Joseph Lo cpu_relax(); 215031972fd95527a5942b777e89404501d5421a0df0Joseph Lo } while (!(reg & (1 << cpu))); /* check CPU been reset or not */ 215131972fd95527a5942b777e89404501d5421a0df0Joseph Lo} 215231972fd95527a5942b777e89404501d5421a0df0Joseph Lostatic void tegra114_disable_cpu_clock(u32 cpu) 215331972fd95527a5942b777e89404501d5421a0df0Joseph Lo{ 215431972fd95527a5942b777e89404501d5421a0df0Joseph Lo /* flow controller would take care in the power sequence. */ 215531972fd95527a5942b777e89404501d5421a0df0Joseph Lo} 215631972fd95527a5942b777e89404501d5421a0df0Joseph Lo 215731972fd95527a5942b777e89404501d5421a0df0Joseph Lostatic struct tegra_cpu_car_ops tegra114_cpu_car_ops = { 215831972fd95527a5942b777e89404501d5421a0df0Joseph Lo .wait_for_reset = tegra114_wait_cpu_in_reset, 215931972fd95527a5942b777e89404501d5421a0df0Joseph Lo .disable_clock = tegra114_disable_cpu_clock, 216031972fd95527a5942b777e89404501d5421a0df0Joseph Lo}; 21612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 21622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic const struct of_device_id pmc_match[] __initconst = { 21632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver { .compatible = "nvidia,tegra114-pmc" }, 21642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {}, 21652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 21662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 21679e60121fd18c22851c19ec04e8e58172cb5a7d2cPaul Walmsley/* 21689e60121fd18c22851c19ec04e8e58172cb5a7d2cPaul Walmsley * dfll_soc/dfll_ref apparently must be kept enabled, otherwise I2C5 21699e60121fd18c22851c19ec04e8e58172cb5a7d2cPaul Walmsley * breaks 21709e60121fd18c22851c19ec04e8e58172cb5a7d2cPaul Walmsley */ 2171056dfcf67ebaa9eb3aff5f35ce98c073157f1d5bSachin Kamatstatic struct tegra_clk_init_table init_table[] __initdata = { 21722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {uarta, pll_p, 408000000, 0}, 21732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {uartb, pll_p, 408000000, 0}, 21742cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {uartc, pll_p, 408000000, 0}, 2175c604283f52855a4568c18cfd4011bdcfeccf2c52Peter De Schrijver {uartd, pll_p, 408000000, 0}, 21762cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {pll_a, clk_max, 564480000, 1}, 21772cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {pll_a_out0, clk_max, 11289600, 1}, 21782cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {extern1, pll_a_out0, 0, 1}, 21792cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {clk_out_1_mux, extern1, 0, 1}, 21802cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {clk_out_1, clk_max, 0, 1}, 21812cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {i2s0, pll_a_out0, 11289600, 0}, 21822cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {i2s1, pll_a_out0, 11289600, 0}, 21832cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {i2s2, pll_a_out0, 11289600, 0}, 21842cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {i2s3, pll_a_out0, 11289600, 0}, 21852cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {i2s4, pll_a_out0, 11289600, 0}, 21869e60121fd18c22851c19ec04e8e58172cb5a7d2cPaul Walmsley {dfll_soc, pll_p, 51000000, 1}, 21879e60121fd18c22851c19ec04e8e58172cb5a7d2cPaul Walmsley {dfll_ref, pll_p, 51000000, 1}, 21882cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver {clk_max, clk_max, 0, 0}, /* This MUST be the last entry. */ 21892cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver}; 21902cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 21912cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijverstatic void __init tegra114_clock_apply_init_table(void) 21922cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{ 21932cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver tegra_init_from_table(init_table, clks, clk_max); 21942cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver} 21952cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 219625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley 219725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley/** 219825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * tegra114_car_barrier - wait for pending writes to the CAR to complete 219925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * 220025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * Wait for any outstanding writes to the CAR MMIO space from this CPU 220125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * to complete before continuing execution. No return value. 220225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley */ 220325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsleystatic void tegra114_car_barrier(void) 220425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley{ 220525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley wmb(); /* probably unnecessary */ 220625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley readl_relaxed(clk_base + CPU_FINETRIM_SELECT); 220725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley} 220825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley 220925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley/** 221025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * tegra114_clock_tune_cpu_trimmers_high - use high-voltage propagation delays 221125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * 221225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * When the CPU rail voltage is in the high-voltage range, use the 221325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * built-in hardwired clock propagation delays in the CPU clock 221425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * shaper. No return value. 221525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley */ 221625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsleyvoid tegra114_clock_tune_cpu_trimmers_high(void) 221725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley{ 221825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley u32 select = 0; 221925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley 222025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley /* Use hardwired rise->rise & fall->fall clock propagation delays */ 222125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley select |= ~(CPU_FINETRIM_1_FCPU_1 | CPU_FINETRIM_1_FCPU_2 | 222225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley CPU_FINETRIM_1_FCPU_3 | CPU_FINETRIM_1_FCPU_4 | 222325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley CPU_FINETRIM_1_FCPU_5 | CPU_FINETRIM_1_FCPU_6); 222425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley writel_relaxed(select, clk_base + CPU_FINETRIM_SELECT); 222525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley 222625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley tegra114_car_barrier(); 222725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley} 222825c9ded6ed31184379c9b153ff37621fc323b084Paul WalmsleyEXPORT_SYMBOL(tegra114_clock_tune_cpu_trimmers_high); 222925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley 223025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley/** 223125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * tegra114_clock_tune_cpu_trimmers_low - use low-voltage propagation delays 223225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * 223325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * When the CPU rail voltage is in the low-voltage range, use the 223425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * extended clock propagation delays set by 223525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * tegra114_clock_tune_cpu_trimmers_init(). The intention is to 223625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * maintain the input clock duty cycle that the FCPU subsystem 223725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * expects. No return value. 223825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley */ 223925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsleyvoid tegra114_clock_tune_cpu_trimmers_low(void) 224025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley{ 224125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley u32 select = 0; 224225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley 224325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley /* 224425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * Use software-specified rise->rise & fall->fall clock 224525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * propagation delays (from 224625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * tegra114_clock_tune_cpu_trimmers_init() 224725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley */ 224825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley select |= (CPU_FINETRIM_1_FCPU_1 | CPU_FINETRIM_1_FCPU_2 | 224925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley CPU_FINETRIM_1_FCPU_3 | CPU_FINETRIM_1_FCPU_4 | 225025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley CPU_FINETRIM_1_FCPU_5 | CPU_FINETRIM_1_FCPU_6); 225125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley writel_relaxed(select, clk_base + CPU_FINETRIM_SELECT); 225225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley 225325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley tegra114_car_barrier(); 225425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley} 225525c9ded6ed31184379c9b153ff37621fc323b084Paul WalmsleyEXPORT_SYMBOL(tegra114_clock_tune_cpu_trimmers_low); 225625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley 225725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley/** 225825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * tegra114_clock_tune_cpu_trimmers_init - set up and enable clk prop delays 225925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * 226025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * Program extended clock propagation delays into the FCPU clock 226125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * shaper and enable them. XXX Define the purpose - peak current 226225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * reduction? No return value. 226325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley */ 226425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley/* XXX Initial voltage rail state assumption issues? */ 226525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsleyvoid tegra114_clock_tune_cpu_trimmers_init(void) 226625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley{ 226725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley u32 dr = 0, r = 0; 226825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley 226925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley /* Increment the rise->rise clock delay by four steps */ 227025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley r |= (CPU_FINETRIM_R_FCPU_1_MASK | CPU_FINETRIM_R_FCPU_2_MASK | 227125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley CPU_FINETRIM_R_FCPU_3_MASK | CPU_FINETRIM_R_FCPU_4_MASK | 227225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley CPU_FINETRIM_R_FCPU_5_MASK | CPU_FINETRIM_R_FCPU_6_MASK); 227325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley writel_relaxed(r, clk_base + CPU_FINETRIM_R); 227425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley 227525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley /* 227625c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * Use the rise->rise clock propagation delay specified in the 227725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley * r field 227825c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley */ 227925c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley dr |= (CPU_FINETRIM_1_FCPU_1 | CPU_FINETRIM_1_FCPU_2 | 228025c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley CPU_FINETRIM_1_FCPU_3 | CPU_FINETRIM_1_FCPU_4 | 228125c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley CPU_FINETRIM_1_FCPU_5 | CPU_FINETRIM_1_FCPU_6); 228225c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley writel_relaxed(dr, clk_base + CPU_FINETRIM_DR); 228325c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley 228425c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley tegra114_clock_tune_cpu_trimmers_low(); 228525c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley} 228625c9ded6ed31184379c9b153ff37621fc323b084Paul WalmsleyEXPORT_SYMBOL(tegra114_clock_tune_cpu_trimmers_init); 228725c9ded6ed31184379c9b153ff37621fc323b084Paul Walmsley 22881c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley/** 22891c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley * tegra114_clock_assert_dfll_dvco_reset - assert the DFLL's DVCO reset 22901c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley * 22911c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley * Assert the reset line of the DFLL's DVCO. No return value. 22921c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley */ 22931c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsleyvoid tegra114_clock_assert_dfll_dvco_reset(void) 22941c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley{ 22951c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley u32 v; 22961c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley 22971c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley v = readl_relaxed(clk_base + RST_DFLL_DVCO); 22981c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley v |= (1 << DVFS_DFLL_RESET_SHIFT); 22991c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley writel_relaxed(v, clk_base + RST_DFLL_DVCO); 23001c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley tegra114_car_barrier(); 23011c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley} 23021c472d8e8284917a7687694effcc7ebb6911b63dPaul WalmsleyEXPORT_SYMBOL(tegra114_clock_assert_dfll_dvco_reset); 23031c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley 23041c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley/** 23051c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley * tegra114_clock_deassert_dfll_dvco_reset - deassert the DFLL's DVCO reset 23061c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley * 23071c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley * Deassert the reset line of the DFLL's DVCO, allowing the DVCO to 23081c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley * operate. No return value. 23091c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley */ 23101c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsleyvoid tegra114_clock_deassert_dfll_dvco_reset(void) 23111c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley{ 23121c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley u32 v; 23131c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley 23141c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley v = readl_relaxed(clk_base + RST_DFLL_DVCO); 23151c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley v &= ~(1 << DVFS_DFLL_RESET_SHIFT); 23161c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley writel_relaxed(v, clk_base + RST_DFLL_DVCO); 23171c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley tegra114_car_barrier(); 23181c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley} 23191c472d8e8284917a7687694effcc7ebb6911b63dPaul WalmsleyEXPORT_SYMBOL(tegra114_clock_deassert_dfll_dvco_reset); 23201c472d8e8284917a7687694effcc7ebb6911b63dPaul Walmsley 2321061cec925f212f145516e826f39962624a738dedPrashant Gaikwadstatic void __init tegra114_clock_init(struct device_node *np) 23222cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver{ 23232cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver struct device_node *node; 23242cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver int i; 23252cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 23262cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_base = of_iomap(np, 0); 23272cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver if (!clk_base) { 23282cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pr_err("ioremap tegra114 CAR failed\n"); 23292cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver return; 23302cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver } 23312cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 23322cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver node = of_find_matching_node(NULL, pmc_match); 23332cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver if (!node) { 23342cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pr_err("Failed to find pmc node\n"); 23352cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver WARN_ON(1); 23362cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver return; 23372cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver } 23382cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 23392cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pmc_base = of_iomap(node, 0); 23402cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver if (!pmc_base) { 23412cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pr_err("Can't map pmc registers\n"); 23422cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver WARN_ON(1); 23432cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver return; 23442cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver } 23452cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 23462cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver if (tegra114_osc_clk_init(clk_base) < 0) 23472cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver return; 23482cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 23492cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver tegra114_fixed_clk_init(clk_base); 23502cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver tegra114_pll_init(clk_base, pmc_base); 23512cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver tegra114_periph_clk_init(clk_base); 23522cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver tegra114_audio_clk_init(clk_base); 23532cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver tegra114_pmc_clk_init(pmc_base); 23542cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver tegra114_super_clk_init(clk_base); 23552cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 23562cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver for (i = 0; i < ARRAY_SIZE(clks); i++) { 23572cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver if (IS_ERR(clks[i])) { 23582cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver pr_err 23592cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver ("Tegra114 clk %d: register failed with %ld\n", 23602cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver i, PTR_ERR(clks[i])); 23612cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver } 23622cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver if (!clks[i]) 23632cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clks[i] = ERR_PTR(-EINVAL); 23642cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver } 23652cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 23662cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_data.clks = clks; 23672cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver clk_data.clk_num = ARRAY_SIZE(clks); 23682cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver of_clk_add_provider(np, of_clk_src_onecell_get, &clk_data); 23692cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 23702cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver tegra_clk_apply_init_table = tegra114_clock_apply_init_table; 23712cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver 23722cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver tegra_cpu_car_ops = &tegra114_cpu_car_ops; 23732cb5efefd6f7d3e7df9a7430b910a80515821256Peter De Schrijver} 2374061cec925f212f145516e826f39962624a738dedPrashant GaikwadCLK_OF_DECLARE(tegra114, "nvidia,tegra114-car", tegra114_clock_init); 2375