/drivers/video/nvidia/ |
H A D | nv_setup.c | 62 VGA_WR08(par->PCIO, par->IOBase + 0x04, index); 63 VGA_WR08(par->PCIO, par->IOBase + 0x05, value); 67 VGA_WR08(par->PCIO, par->IOBase + 0x04, index); 68 return (VGA_RD08(par->PCIO, par->IOBase + 0x05)); 94 tmp = VGA_RD08(par->PCIO, par->IOBase + 0x0a); 99 VGA_WR08(par->PCIO, VGA_ATT_IW, index); 100 VGA_WR08(par->PCIO, VGA_ATT_W, value); 106 tmp = VGA_RD08(par->PCIO, par->IOBase + 0x0a); 111 VGA_WR08(par->PCIO, VGA_ATT_IW, index); 112 return (VGA_RD08(par->PCIO, VGA_ATT_ [all...] |
H A D | nv_hw.c | 61 VGA_WR08(par->PCIO, 0x3D4, 0x1F); 62 VGA_WR08(par->PCIO, 0x3D5, Lock ? 0x99 : 0x57); 64 VGA_WR08(par->PCIO, 0x3D4, 0x11); 65 cr11 = VGA_RD08(par->PCIO, 0x3D5); 70 VGA_WR08(par->PCIO, 0x3D5, cr11); 79 VGA_WR08(par->PCIO, 0x3D4, 0x31); 80 VGA_WR08(par->PCIO, 0x3D5, par->CurrentState->cursor1); 1543 VGA_WR08(par->PCIO, 0x03D4, 0x53); 1544 VGA_WR08(par->PCIO, 0x03D5, state->timingH); 1545 VGA_WR08(par->PCIO, [all...] |
H A D | nv_type.h | 173 volatile u8 __iomem *PCIO; member in struct:nvidia_par
|
H A D | nvidia.c | 449 VGA_WR08(par->PCIO, 0x03D4, 0x1C); 450 state->fifo = VGA_RD08(par->PCIO, 0x03D5) & ~(1<<5); 647 VGA_WR08(par->PCIO, 0x03D4, 0x44); 648 VGA_WR08(par->PCIO, 0x03D5, par->ModeReg.crtcOwner); 662 VGA_WR08(par->PCIO, 0x3d4, 0x46); 663 tmp = VGA_RD08(par->PCIO, 0x3d5); 665 VGA_WR08(par->PCIO, 0x3d5, tmp);
|
/drivers/video/riva/ |
H A D | rivafb-i2c.c | 33 VGA_WR08(par->riva.PCIO, 0x3d4, chan->ddc_base + 1); 34 val = VGA_RD08(par->riva.PCIO, 0x3d5) & 0xf0; 41 VGA_WR08(par->riva.PCIO, 0x3d4, chan->ddc_base + 1); 42 VGA_WR08(par->riva.PCIO, 0x3d5, val | 0x1); 51 VGA_WR08(par->riva.PCIO, 0x3d4, chan->ddc_base + 1); 52 val = VGA_RD08(par->riva.PCIO, 0x3d5) & 0xf0; 59 VGA_WR08(par->riva.PCIO, 0x3d4, chan->ddc_base + 1); 60 VGA_WR08(par->riva.PCIO, 0x3d5, val | 0x1); 69 VGA_WR08(par->riva.PCIO, 0x3d4, chan->ddc_base); 70 if (VGA_RD08(par->riva.PCIO, [all...] |
H A D | riva_hw.c | 92 VGA_WR08(chip->PCIO, 0x3D4, 0x11); 93 cr11 = VGA_RD08(chip->PCIO, 0x3D5); 96 VGA_WR08(chip->PCIO, 0x3D5, cr11); 114 VGA_WR08(chip->PCIO, 0x3D4, 0x1F); 115 VGA_WR08(chip->PCIO, 0x3D5, Lock ? 0x99 : 0x57); 129 VGA_WR08(chip->PCIO, 0x3D4, 0x31); 130 VGA_WR08(chip->PCIO, 0x3D5, chip->CurrentState->cursor1); 1506 VGA_WR08(chip->PCIO, 0x03D4, 0x44); 1507 VGA_WR08(chip->PCIO, 0x03D5, state->crtcOwner); 1671 VGA_WR08(chip->PCIO, [all...] |
H A D | nv_driver.c | 403 par->riva.PCIO = par->riva.PCIO0 + 0x2000; 408 par->riva.PCIO = par->riva.PCIO0;
|
H A D | fbdev.c | 406 VGA_WR08(par->riva.PCIO, 0x3d4, index); 407 VGA_WR08(par->riva.PCIO, 0x3d5, val); 413 VGA_WR08(par->riva.PCIO, 0x3d4, index); 414 return (VGA_RD08(par->riva.PCIO, 0x3d5)); 448 VGA_WR08(par->riva.PCIO, 0x3c0, index); 449 VGA_WR08(par->riva.PCIO, 0x3c0, val); 455 VGA_WR08(par->riva.PCIO, 0x3c0, index); 456 return (VGA_RD08(par->riva.PCIO, 0x3c1));
|
H A D | riva_hw.h | 457 volatile U008 __iomem *PCIO; member in struct:_riva_hw_inst
|