Searched refs:vrhadd (Results 1 - 25 of 27) sorted by relevance

12

/external/arm-neon-tests/
H A Dref_vrhadd.c26 #define INSN_NAME vrhadd
H A DAndroid.mk36 vhadd vrhadd vhsub vsubl vsubw vsubhn vrsubhn vmvn vqmovn \
H A DMakefile51 vhadd vrhadd vhsub vsubl vsubw vsubhn vrsubhn vmvn vqmovn \
/external/libvpx/libvpx/vpx_dsp/arm/
H A Dvpx_convolve_avg_neon_asm.asm41 vrhadd.u8 q0, q0, q8
42 vrhadd.u8 q1, q1, q9
43 vrhadd.u8 q2, q2, q10
44 vrhadd.u8 q3, q3, q11
57 vrhadd.u8 q0, q0, q8
59 vrhadd.u8 q1, q1, q9
61 vrhadd.u8 q2, q2, q10
63 vrhadd.u8 q3, q3, q11
77 vrhadd.u8 q0, q0, q2
80 vrhadd
[all...]
H A Dvpx_convolve8_avg_neon_asm.asm154 vrhadd.u8 q1, q1, q3
264 vrhadd.u8 q1, q1, q3
/external/llvm/test/MC/ARM/
H A Dneon-add-encoding.s95 vrhadd.s8 d16, d16, d17
96 vrhadd.s16 d16, d16, d17
97 vrhadd.s32 d16, d16, d17
98 vrhadd.u8 d16, d16, d17
99 vrhadd.u16 d16, d16, d17
100 vrhadd.u32 d16, d16, d17
101 vrhadd.s8 q8, q8, q9
102 vrhadd.s16 q8, q8, q9
103 vrhadd.s32 q8, q8, q9
104 vrhadd
[all...]
H A Dneont2-add-encoding.s69 @ CHECK: vrhadd.s8 d16, d16, d17 @ encoding: [0x40,0xef,0xa1,0x01]
70 vrhadd.s8 d16, d16, d17
71 @ CHECK: vrhadd.s16 d16, d16, d17 @ encoding: [0x50,0xef,0xa1,0x01]
72 vrhadd.s16 d16, d16, d17
73 @ CHECK: vrhadd.s32 d16, d16, d17 @ encoding: [0x60,0xef,0xa1,0x01]
74 vrhadd.s32 d16, d16, d17
75 @ CHECK: vrhadd.u8 d16, d16, d17 @ encoding: [0x40,0xff,0xa1,0x01]
76 vrhadd.u8 d16, d16, d17
77 @ CHECK: vrhadd.u16 d16, d16, d17 @ encoding: [0x50,0xff,0xa1,0x01]
78 vrhadd
[all...]
/external/swiftshader/third_party/LLVM/test/MC/ARM/
H A Dneon-add-encoding.s68 @ CHECK: vrhadd.s8 d16, d16, d17 @ encoding: [0xa1,0x01,0x40,0xf2]
69 vrhadd.s8 d16, d16, d17
70 @ CHECK: vrhadd.s16 d16, d16, d17 @ encoding: [0xa1,0x01,0x50,0xf2]
71 vrhadd.s16 d16, d16, d17
72 @ CHECK: vrhadd.s32 d16, d16, d17 @ encoding: [0xa1,0x01,0x60,0xf2]
73 vrhadd.s32 d16, d16, d17
74 @ CHECK: vrhadd.u8 d16, d16, d17 @ encoding: [0xa1,0x01,0x40,0xf3]
75 vrhadd.u8 d16, d16, d17
76 @ CHECK: vrhadd.u16 d16, d16, d17 @ encoding: [0xa1,0x01,0x50,0xf3]
77 vrhadd
[all...]
H A Dneont2-add-encoding.s69 @ CHECK: vrhadd.s8 d16, d16, d17 @ encoding: [0x40,0xef,0xa1,0x01]
70 vrhadd.s8 d16, d16, d17
71 @ CHECK: vrhadd.s16 d16, d16, d17 @ encoding: [0x50,0xef,0xa1,0x01]
72 vrhadd.s16 d16, d16, d17
73 @ CHECK: vrhadd.s32 d16, d16, d17 @ encoding: [0x60,0xef,0xa1,0x01]
74 vrhadd.s32 d16, d16, d17
75 @ CHECK: vrhadd.u8 d16, d16, d17 @ encoding: [0x40,0xff,0xa1,0x01]
76 vrhadd.u8 d16, d16, d17
77 @ CHECK: vrhadd.u16 d16, d16, d17 @ encoding: [0x50,0xff,0xa1,0x01]
78 vrhadd
[all...]
/external/libavc/common/arm/
H A Dih264_default_weighted_pred_a9q.s131 vrhadd.u8 d0, d0, d2
138 vrhadd.u8 d1, d1, d3
153 vrhadd.u8 q0, q0, q2
156 vrhadd.u8 d2, d2, d6
161 vrhadd.u8 d3, d3, d7
176 vrhadd.u8 q0, q0, q8
179 vrhadd.u8 q1, q1, q9
182 vrhadd.u8 q2, q2, q10
185 vrhadd.u8 q3, q3, q11
188 vrhadd
[all...]
H A Dih264_inter_pred_luma_horz_qpel_a9q.s176 vrhadd.u8 q10, q6, q10 @Interpolation step for qpel calculation
182 vrhadd.u8 q9, q6, q9 @Interpolation step for qpel calculation
218 vrhadd.u8 q9, q6, q9 @Interpolation step for qpel calculation
253 vrhadd.u8 q9, q6, q9 @Interpolation step for qpel calculation
H A Dih264_inter_pred_luma_vert_qpel_a9q.s159 vrhadd.u8 q15, q10, q15 @ Interpolation to obtain qpel value
178 vrhadd.u8 q15, q7, q15 @ Interpolation to obtain qpel value
193 vrhadd.u8 q15, q8, q15 @ Interpolation to obtain qpel value
204 vrhadd.u8 q15, q9, q15 @ Interpolation to obtain qpel value
247 vrhadd.u8 q13, q4, q13 @ Interpolation step for qpel calculation
260 vrhadd.u8 q14, q6, q14
303 vrhadd.u8 q13, q13, q4 @Interpolation step for qpel calculation
315 vrhadd.u8 q14, q6, q14 @Interpolation step for qpel calculation
H A Dih264_inter_pred_luma_horz_hpel_vert_qpel_a9q.s270 vrhadd.u8 d26, d18, d26
308 vrhadd.u8 d28, d28, d18
347 vrhadd.u8 d26, d26, d27
371 vrhadd.u8 d30, d18, d30
500 vrhadd.u8 d26, d18, d26
537 vrhadd.u8 d28, d28, d18
577 vrhadd.u8 d26, d26, d27
600 vrhadd.u8 d30, d18, d30
732 vrhadd.u8 d26, d18, d26
770 vrhadd
[all...]
H A Dih264_inter_pred_luma_horz_qpel_vert_hpel_a9q.s237 vrhadd.u8 q9, q9, q10
310 vrhadd.u8 q9, q9, q10
400 vrhadd.u8 q6, q6, q7
490 vrhadd.u8 q6, q6, q7
H A Dih264_inter_pred_luma_horz_qpel_vert_qpel_a9q.s198 vrhadd.u8 q14, q14, q13
230 vrhadd.u8 q14, q14, q13
285 vrhadd.u8 q13, q13, q14
339 vrhadd.u8 q13, q13, q14
H A Dih264_deblk_luma_a9.s140 vrhadd.u8 q8, q3, q0 @Q8 = ((p0+q0+1) >> 1)
459 vrhadd.u8 q10, q3, q4 @((p0 + q0 + 1) >> 1)
1015 vrhadd.u8 d10, d3, d4 @((p0 + q0 + 1) >> 1)
/external/libmpeg2/common/arm/
H A Dideint_cac_a9.s156 vrhadd.u8 q0, q14, q15
157 vrhadd.u8 q1, q12, q13
158 vrhadd.u8 q0, q0, q1
181 vrhadd.u8 d0, d28, d29
182 vrhadd.u8 d2, d24, d25
183 vrhadd.u8 d0, d0, d2
185 vrhadd.u8 d1, d30, d31
186 vrhadd.u8 d3, d26, d27
187 vrhadd.u8 d1, d1, d3
H A Dimpeg2_inter_pred.s238 vrhadd.u8 d9, d1, d6 @// estimated row 4 = D9
240 vrhadd.u8 q0, q0, q1 @// estimated row 1 = D0, row 5 = D1
242 vrhadd.u8 q1, q1, q2 @// estimated row 2 = D2, row 6 = D3
244 vrhadd.u8 q2, q2, q3 @// estimated row 3 = D4, row 7 = D5
251 vrhadd.u8 d7, d7, d8 @// estimated row 8 = D7
347 vrhadd.u8 q0, q0, q4 @operate on row1 and row3
349 vrhadd.u8 q1, q1, q6 @operate on row5 and row7
352 vrhadd.u8 q2, q2, q8 @operate on row2 and row4
356 vrhadd.u8 q3, q3, q10 @operate on row6 and row8
699 vrhadd
[all...]
H A Dideint_spatial_filter_a9.s217 vrhadd.u8 d4, d0, d2
/external/libavc/encoder/arm/
H A Dih264e_fmt_conv.s297 vrhadd.u8 d0, d0, d4
298 vrhadd.u8 d2, d2, d6
324 vrhadd.u8 d0, d0, d4
325 vrhadd.u8 d2, d2, d6
/external/valgrind/none/tests/arm/
H A Dneon64.stdout.exp394 vrhadd.s32 d0, d1, d2 :: Qd 0x00000049 0x00000049 Qm (i32)0x00000019 Qn (i32)0x00000078
395 vrhadd.s32 d0, d1, d2 :: Qd 0x038302be 0x018100bc Qm (i32)0x00000019 Qn (i32)0x00000078
396 vrhadd.s32 d0, d1, d2 :: Qd 0x00000049 0x00000049 Qm (i32)0x00000019 Qn (i32)0x00000079
397 vrhadd.s32 d0, d1, d2 :: Qd 0x038302bf 0x018100bd Qm (i32)0x00000019 Qn (i32)0x00000079
398 vrhadd.s32 d0, d1, d2 :: Qd 0x00000082 0x00000082 Qm (i32)0x0000008c Qn (i32)0x00000078
399 vrhadd.s32 d0, d1, d2 :: Qd 0x038302be 0x018100bc Qm (i32)0x0000008c Qn (i32)0x00000078
400 vrhadd.s16 d0, d1, d2 :: Qd 0x00000082 0x00000082 Qm (i32)0x0000008c Qn (i32)0x00000078
401 vrhadd.s16 d0, d1, d2 :: Qd 0x038302be 0x018100bc Qm (i32)0x0000008c Qn (i32)0x00000078
402 vrhadd.s8 d0, d1, d2 :: Qd 0x00000002 0x00000002 Qm (i32)0x0000008c Qn (i32)0x00000078
403 vrhadd
[all...]
H A Dneon128.stdout.exp316 vrhadd.s32 q0, q1, q2 :: Qd 0x00000049 0x00000049 0x00000049 0x00000049 Qm (i32)0x00000019 Qn (i32)0x00000078
317 vrhadd.s32 q0, q1, q2 :: Qd 0x00000049 0x00000049 0x00000049 0x00000049 Qm (i32)0x00000019 Qn (i32)0x00000079
318 vrhadd.s32 q0, q1, q2 :: Qd 0x00000082 0x00000082 0x00000082 0x00000082 Qm (i32)0x0000008c Qn (i32)0x00000078
319 vrhadd.s16 q0, q1, q2 :: Qd 0x00000082 0x00000082 0x00000082 0x00000082 Qm (i32)0x0000008c Qn (i32)0x00000078
320 vrhadd.s8 q0, q1, q2 :: Qd 0x00000002 0x00000002 0x00000002 0x00000002 Qm (i32)0x0000008c Qn (i32)0x00000078
321 vrhadd.s8 q5, q7, q5 :: Qd 0x80000002 0x80000002 0x80000002 0x80000002 Qm (i32)0x80000001 Qn (i32)0x80000002
322 vrhadd.s16 q0, q1, q2 :: Qd 0x80000002 0x80000002 0x80000002 0x80000002 Qm (i32)0x80000001 Qn (i32)0x80000002
323 vrhadd.s32 q0, q1, q2 :: Qd 0x80000002 0x80000002 0x80000002 0x80000002 Qm (i32)0x80000001 Qn (i32)0x80000002
324 vrhadd.s8 q5, q7, q5 :: Qd 0x80000002 0x80000002 0x80000002 0x80000002 Qm (i32)0x80000001 Qn (i32)0x80000003
325 vrhadd
[all...]
/external/vixl/src/aarch32/
H A Dassembler-aarch32.h5447 void vrhadd(
5449 void vrhadd(DataType dt, DRegister rd, DRegister rn, DRegister rm) { function in class:vixl::aarch32::Assembler
5450 vrhadd(al, dt, rd, rn, rm);
5453 void vrhadd(
5455 void vrhadd(DataType dt, QRegister rd, QRegister rn, QRegister rm) { function in class:vixl::aarch32::Assembler
5456 vrhadd(al, dt, rd, rn, rm);
H A Ddisasm-aarch32.h2194 void vrhadd(
2197 void vrhadd(
H A Dassembler-aarch32.cc22863 void Assembler::vrhadd( function in class:vixl::aarch32::Assembler
22890 Delegate(kVrhadd, &Assembler::vrhadd, cond, dt, rd, rn, rm);
22893 void Assembler::vrhadd( function in class:vixl::aarch32::Assembler
22920 Delegate(kVrhadd, &Assembler::vrhadd, cond, dt, rd, rn, rm);

Completed in 386 milliseconds

12