Searched refs:vsubw (Results 1 - 17 of 17) sorted by relevance

/external/arm-neon-tests/
H A Dref_vsubw.c26 #define INSN_NAME vsubw
H A DAndroid.mk36 vhadd vrhadd vhsub vsubl vsubw vsubhn vrsubhn vmvn vqmovn \
H A DMakefile51 vhadd vrhadd vhsub vsubl vsubw vsubhn vrsubhn vmvn vqmovn \
/external/llvm/test/MC/ARM/
H A Dneon-sub-encoding.s61 @ CHECK: vsubw.s8 q8, q8, d18 @ encoding: [0xa2,0x03,0xc0,0xf2]
62 vsubw.s8 q8, q8, d18
63 @ CHECK: vsubw.s16 q8, q8, d18 @ encoding: [0xa2,0x03,0xd0,0xf2]
64 vsubw.s16 q8, q8, d18
65 @ CHECK: vsubw.s32 q8, q8, d18 @ encoding: [0xa2,0x03,0xe0,0xf2]
66 vsubw.s32 q8, q8, d18
67 @ CHECK: vsubw.u8 q8, q8, d18 @ encoding: [0xa2,0x03,0xc0,0xf3]
68 vsubw.u8 q8, q8, d18
69 @ CHECK: vsubw.u16 q8, q8, d18 @ encoding: [0xa2,0x03,0xd0,0xf3]
70 vsubw
[all...]
/external/swiftshader/third_party/LLVM/test/MC/ARM/
H A Dneon-sub-encoding.s35 @ CHECK: vsubw.s8 q8, q8, d18 @ encoding: [0xa2,0x03,0xc0,0xf2]
36 vsubw.s8 q8, q8, d18
37 @ CHECK: vsubw.s16 q8, q8, d18 @ encoding: [0xa2,0x03,0xd0,0xf2]
38 vsubw.s16 q8, q8, d18
39 @ CHECK: vsubw.s32 q8, q8, d18 @ encoding: [0xa2,0x03,0xe0,0xf2]
40 vsubw.s32 q8, q8, d18
41 @ CHECK: vsubw.u8 q8, q8, d18 @ encoding: [0xa2,0x03,0xc0,0xf3]
42 vsubw.u8 q8, q8, d18
43 @ CHECK: vsubw.u16 q8, q8, d18 @ encoding: [0xa2,0x03,0xd0,0xf3]
44 vsubw
[all...]
/external/libvpx/libvpx/vpx_dsp/arm/
H A Dloopfilter_8_neon.asm379 vsubw.u8 q14, d3 ; r_op1 = r_op2 - p3
380 vsubw.u8 q14, d4 ; r_op1 -= p2
388 vsubw.u8 q14, d3 ; r_op0 = r_op1 - p3
389 vsubw.u8 q14, d5 ; r_op0 -= p1
397 vsubw.u8 q14, d3 ; r_oq0 = r_op0 - p3
398 vsubw.u8 q14, d6 ; r_oq0 -= p0
409 vsubw.u8 q14, d4 ; r_oq1 = r_oq0 - p2
410 vsubw.u8 q14, d7 ; r_oq1 -= q0
421 vsubw.u8 q14, d5 ; r_oq2 = r_oq1 - p1
422 vsubw
[all...]
H A Dloopfilter_16_neon.asm528 vsubw.u8 q15, d4 ; oq0 = op0 - p3
529 vsubw.u8 q15, d7 ; oq0 -= p0
534 vsubw.u8 q15, d5 ; oq1 = oq0 - p2
535 vsubw.u8 q15, d8 ; oq1 -= q0
540 vsubw.u8 q15, d6 ; oq2 = oq0 - p1
541 vsubw.u8 q15, d9 ; oq2 -= q1
/external/libavc/common/arm/
H A Dih264_iquant_itrans_recon_a9.s631 vsubw.s16 q12, q12, d6 @ y3 (0-3) 1+7-3
632 vsubw.s16 q13, q13, d7 @ y3 (0-7) 1+7-3
641 vsubw.s16 q12, q12, d12 @
642 vsubw.s16 q13, q13, d13 @
667 vsubw.s16 q10, q10, d14 @
668 vsubw.s16 q11, q11, d15 @
675 vsubw.s16 q10, q10, d14 @
676 vsubw.s16 q11, q11, d15 @
753 vsubw.s16 q12, q12, d6 @
754 vsubw
[all...]
/external/libhevc/common/arm/
H A Dihevc_deblk_chroma_vert.s114 vsubw.u8 q2,q0,d4
H A Dihevc_deblk_luma_horz.s471 vsubw.s8 q2,q3,d8
524 vsubw.s8 q7,q7,d8
H A Dihevc_deblk_luma_vert.s554 vsubw.s8 q1,q1,d20
/external/valgrind/none/tests/arm/
H A Dneon128.stdout.exp1775 vsubw.s32 q0, q1, d4 :: Qd 0x00000072 0xededee61 0x00000072 0xededee61 Qm (i32)0x00000073 Qn (i8)0x00000012
1776 vsubw.s16 q15, q14, d4 :: Qd 0xffffee61 0xffffee61 0xffffee61 0xffffee61 Qm (i32)0x00000073 Qn (i8)0x00000012
1777 vsubw.s8 q0, q1, d31 :: Qd 0xffee0061 0xffee0061 0xffee0061 0xffee0061 Qm (i32)0x00000073 Qn (i8)0x00000012
1778 vsubw.u32 q0, q1, d4 :: Qd 0x00000072 0xededee61 0x00000072 0xededee61 Qm (i32)0x00000073 Qn (i8)0x00000012
1779 vsubw.u16 q0, q1, d4 :: Qd 0xffffee61 0xffffee61 0xffffee61 0xffffee61 Qm (i32)0x00000073 Qn (i8)0x00000012
1780 vsubw.u8 q0, q1, d4 :: Qd 0xffee0061 0xffee0061 0xffee0061 0xffee0061 Qm (i32)0x00000073 Qn (i8)0x00000012
1781 vsubw.s32 q0, q1, d4 :: Qd 0x00000073 0x1d1d1d91 0x00000073 0x1d1d1d91 Qm (i32)0x00000073 Qn (i8)0x000000e2
1782 vsubw.s16 q15, q14, d4 :: Qd 0x00001d91 0x00001d91 0x00001d91 0x00001d91 Qm (i32)0x00000073 Qn (i8)0x000000e2
1783 vsubw.s8 q0, q1, d31 :: Qd 0x001e0091 0x001e0091 0x001e0091 0x001e0091 Qm (i32)0x00000073 Qn (i8)0x000000e2
1784 vsubw
[all...]
/external/vixl/src/aarch32/
H A Dassembler-aarch32.h5975 void vsubw(
5977 void vsubw(DataType dt, QRegister rd, QRegister rn, DRegister rm) { function in class:vixl::aarch32::Assembler
5978 vsubw(al, dt, rd, rn, rm);
H A Ddisasm-aarch32.h2473 void vsubw(
H A Dassembler-aarch32.cc26170 void Assembler::vsubw( function in class:vixl::aarch32::Assembler
26197 Delegate(kVsubw, &Assembler::vsubw, cond, dt, rd, rn, rm);
H A Dmacro-assembler-aarch32.h10402 vsubw(cond, dt, rd, rn, rm);
H A Ddisasm-aarch32.cc6905 void Disassembler::vsubw( function in class:vixl::aarch32::Disassembler
[all...]

Completed in 482 milliseconds