176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver/*
276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver * Copyright (c) 2012, 2013, NVIDIA CORPORATION.  All rights reserved.
376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver *
476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver * This program is free software; you can redistribute it and/or modify it
576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver * under the terms and conditions of the GNU General Public License,
676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver * version 2, as published by the Free Software Foundation.
776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver *
876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver * This program is distributed in the hope it will be useful, but WITHOUT
976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
1076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
1176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver * more details.
1276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver *
1376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver * You should have received a copy of the GNU General Public License
1476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver * along with this program.  If not, see <http://www.gnu.org/licenses/>.
1576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver */
1676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
1776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#include <linux/io.h>
1876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#include <linux/clk.h>
1976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#include <linux/clk-provider.h>
2076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#include <linux/clkdev.h>
2176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#include <linux/of.h>
2276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#include <linux/of_address.h>
2376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#include <linux/delay.h>
2476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#include <linux/export.h>
2576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#include <linux/clk/tegra.h>
2676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
2776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#include "clk.h"
2876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#include "clk-id.h"
2976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
3076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_I2S0 0x1d8
3176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_I2S1 0x100
3276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_I2S2 0x104
3376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_NDFLASH 0x160
3476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_I2S3 0x3bc
3576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_I2S4 0x3c0
3676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_SPDIF_OUT 0x108
3776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_SPDIF_IN 0x10c
3876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_PWM 0x110
3976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_ADX 0x638
403b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver#define CLK_SOURCE_ADX1 0x670
4176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_AMX 0x63c
423b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver#define CLK_SOURCE_AMX1 0x674
4376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_HDA 0x428
4476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_HDA2CODEC_2X 0x3e4
4576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_SBC1 0x134
4676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_SBC2 0x118
4776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_SBC3 0x11c
4876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_SBC4 0x1b4
4976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_SBC5 0x3c8
5076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_SBC6 0x3cc
5176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_SATA_OOB 0x420
5276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_SATA 0x424
5376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_NDSPEED 0x3f8
5476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_VFIR 0x168
5576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_SDMMC1 0x150
5676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_SDMMC2 0x154
5776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_SDMMC3 0x1bc
5876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_SDMMC4 0x164
5976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_CVE 0x140
6076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_TVO 0x188
6176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_TVDAC 0x194
6276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_VDE 0x1c8
6376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_CSITE 0x1d4
6476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_LA 0x1f8
6576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_TRACE 0x634
6676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_OWR 0x1cc
6776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_NOR 0x1d0
6876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_MIPI 0x174
6976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_I2C1 0x124
7076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_I2C2 0x198
7176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_I2C3 0x1b8
7276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_I2C4 0x3c4
7376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_I2C5 0x128
743b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver#define CLK_SOURCE_I2C6 0x65c
7576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_UARTA 0x178
7676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_UARTB 0x17c
7776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_UARTC 0x1a0
7876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_UARTD 0x1c0
7976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_UARTE 0x1c4
8076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_3D 0x158
8176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_2D 0x15c
8276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_MPE 0x170
833b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver#define CLK_SOURCE_UARTE 0x1c4
8476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_VI_SENSOR 0x1a8
8576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_VI 0x148
8676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_EPP 0x16c
8776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_MSENC 0x1f0
8876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_TSEC 0x1f4
8976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_HOST1X 0x180
9076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_HDMI 0x18c
9176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_DISP1 0x138
9276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_DISP2 0x13c
9376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_CILAB 0x614
9476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_CILCD 0x618
9576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_CILE 0x61c
9676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_DSIALP 0x620
9776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_DSIBLP 0x624
9876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_TSENSOR 0x3b8
9976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_D_AUDIO 0x3d0
10076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_DAM0 0x3d8
10176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_DAM1 0x3dc
10276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_DAM2 0x3e0
10376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_ACTMON 0x3e8
10476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_EXTERN1 0x3ec
10576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_EXTERN2 0x3f0
10676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_EXTERN3 0x3f4
10776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_I2CSLOW 0x3fc
10876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_SE 0x42c
10976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_MSELECT 0x3b4
11076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_DFLL_REF 0x62c
11176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_DFLL_SOC 0x630
11276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_SOC_THERM 0x644
11376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_XUSB_HOST_SRC 0x600
11476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_XUSB_FALCON_SRC 0x604
11576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_XUSB_FS_SRC 0x608
11676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_XUSB_SS_SRC 0x610
11776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define CLK_SOURCE_XUSB_DEV_SRC 0x60c
1183b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver#define CLK_SOURCE_ISP 0x144
1193b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver#define CLK_SOURCE_SOR0 0x414
1203b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver#define CLK_SOURCE_DPAUX 0x418
1213b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver#define CLK_SOURCE_SATA_OOB 0x420
1223b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver#define CLK_SOURCE_SATA 0x424
1233b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver#define CLK_SOURCE_ENTROPY 0x628
1243b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver#define CLK_SOURCE_VI_SENSOR2 0x658
1253b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver#define CLK_SOURCE_HDMI_AUDIO 0x668
1263b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver#define CLK_SOURCE_VIC03 0x678
1273b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver#define CLK_SOURCE_CLK72MHZ 0x66c
12876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
12976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define MASK(x) (BIT(x) - 1)
13076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
13176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define MUX(_name, _parents, _offset,	\
13276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			    _clk_num, _gate_flags, _clk_id)	\
13376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	TEGRA_INIT_DATA_TABLE(_name, NULL, NULL, _parents, _offset,\
13476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			30, MASK(2), 0, 0, 8, 1, TEGRA_DIVIDER_ROUND_UP, \
135bc44275b8ea2df7c77658b08955ec545a37560abPeter De Schrijver			_clk_num,  _gate_flags, _clk_id, _parents##_idx, 0,\
136bc44275b8ea2df7c77658b08955ec545a37560abPeter De Schrijver			NULL)
13776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
13876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define MUX_FLAGS(_name, _parents, _offset,\
13976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			    _clk_num, _gate_flags, _clk_id, flags)\
14076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	TEGRA_INIT_DATA_TABLE(_name, NULL, NULL, _parents, _offset,\
14176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			30, MASK(2), 0, 0, 8, 1, TEGRA_DIVIDER_ROUND_UP,\
142bc44275b8ea2df7c77658b08955ec545a37560abPeter De Schrijver			_clk_num, _gate_flags, _clk_id, _parents##_idx, flags,\
143bc44275b8ea2df7c77658b08955ec545a37560abPeter De Schrijver			NULL)
14476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
14576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define MUX8(_name, _parents, _offset, \
14676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			     _clk_num, _gate_flags, _clk_id)	\
14776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	TEGRA_INIT_DATA_TABLE(_name, NULL, NULL, _parents, _offset,\
14876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			29, MASK(3), 0, 0, 8, 1, TEGRA_DIVIDER_ROUND_UP,\
149bc44275b8ea2df7c77658b08955ec545a37560abPeter De Schrijver			_clk_num, _gate_flags, _clk_id, _parents##_idx, 0,\
150bc44275b8ea2df7c77658b08955ec545a37560abPeter De Schrijver			NULL)
15176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
152b29f9e926442c35bd42ebd283aaed0de2c4f1477Peter De Schrijver#define MUX8_NOGATE_LOCK(_name, _parents, _offset, _clk_id, _lock)	\
153b29f9e926442c35bd42ebd283aaed0de2c4f1477Peter De Schrijver	TEGRA_INIT_DATA_TABLE(_name, NULL, NULL, _parents, _offset,	\
154b29f9e926442c35bd42ebd283aaed0de2c4f1477Peter De Schrijver			      29, MASK(3), 0, 0, 8, 1, TEGRA_DIVIDER_ROUND_UP,\
155b29f9e926442c35bd42ebd283aaed0de2c4f1477Peter De Schrijver			      0, TEGRA_PERIPH_NO_GATE, _clk_id,\
156b29f9e926442c35bd42ebd283aaed0de2c4f1477Peter De Schrijver			      _parents##_idx, 0, _lock)
157b29f9e926442c35bd42ebd283aaed0de2c4f1477Peter De Schrijver
15876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define INT(_name, _parents, _offset,	\
15976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			    _clk_num, _gate_flags, _clk_id)	\
16076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	TEGRA_INIT_DATA_TABLE(_name, NULL, NULL, _parents, _offset,\
16176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			30, MASK(2), 0, 0, 8, 1, TEGRA_DIVIDER_INT| \
16276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			TEGRA_DIVIDER_ROUND_UP, _clk_num, _gate_flags,\
163bc44275b8ea2df7c77658b08955ec545a37560abPeter De Schrijver			_clk_id, _parents##_idx, 0, NULL)
16476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
16576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define INT_FLAGS(_name, _parents, _offset,\
16676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			    _clk_num, _gate_flags, _clk_id, flags)\
16776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	TEGRA_INIT_DATA_TABLE(_name, NULL, NULL, _parents, _offset,\
16876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			30, MASK(2), 0, 0, 8, 1, TEGRA_DIVIDER_INT| \
16976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			TEGRA_DIVIDER_ROUND_UP, _clk_num,  _gate_flags,\
170bc44275b8ea2df7c77658b08955ec545a37560abPeter De Schrijver			_clk_id, _parents##_idx, flags, NULL)
17176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
17276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define INT8(_name, _parents, _offset,\
17376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			    _clk_num, _gate_flags, _clk_id)	\
17476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	TEGRA_INIT_DATA_TABLE(_name, NULL, NULL, _parents, _offset,\
17576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			29, MASK(3), 0, 0, 8, 1, TEGRA_DIVIDER_INT| \
17676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			TEGRA_DIVIDER_ROUND_UP, _clk_num, _gate_flags,\
177bc44275b8ea2df7c77658b08955ec545a37560abPeter De Schrijver			_clk_id, _parents##_idx, 0, NULL)
17876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
17976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define UART(_name, _parents, _offset,\
18076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			     _clk_num, _clk_id)			\
18176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	TEGRA_INIT_DATA_TABLE(_name, NULL, NULL, _parents, _offset,\
18276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			30, MASK(2), 0, 0, 16, 1, TEGRA_DIVIDER_UART| \
18376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			TEGRA_DIVIDER_ROUND_UP, _clk_num, 0, _clk_id,\
184bc44275b8ea2df7c77658b08955ec545a37560abPeter De Schrijver			_parents##_idx, 0, NULL)
18576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
18676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define I2C(_name, _parents, _offset,\
18776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			     _clk_num, _clk_id)			\
18876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	TEGRA_INIT_DATA_TABLE(_name, NULL, NULL, _parents, _offset,\
18976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			30, MASK(2), 0, 0, 16, 0, TEGRA_DIVIDER_ROUND_UP,\
190bc44275b8ea2df7c77658b08955ec545a37560abPeter De Schrijver			_clk_num, 0, _clk_id, _parents##_idx, 0, NULL)
19176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
19276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define XUSB(_name, _parents, _offset, \
19376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			     _clk_num, _gate_flags, _clk_id)	 \
19476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	TEGRA_INIT_DATA_TABLE(_name, NULL, NULL, _parents, _offset, \
19576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			29, MASK(3), 0, 0, 8, 1, TEGRA_DIVIDER_INT| \
19676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			TEGRA_DIVIDER_ROUND_UP, _clk_num, _gate_flags,\
197bc44275b8ea2df7c77658b08955ec545a37560abPeter De Schrijver			_clk_id, _parents##_idx, 0, NULL)
19876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
19976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define AUDIO(_name, _offset,  _clk_num,\
20076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver				 _gate_flags, _clk_id)		\
20176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	TEGRA_INIT_DATA_TABLE(_name, NULL, NULL, mux_d_audio_clk,	\
20276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			_offset, 16, 0xE01F, 0, 0, 8, 1,		\
20376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			TEGRA_DIVIDER_ROUND_UP, _clk_num, _gate_flags,	\
204bc44275b8ea2df7c77658b08955ec545a37560abPeter De Schrijver			_clk_id, mux_d_audio_clk_idx, 0, NULL)
20576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
20676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define NODIV(_name, _parents, _offset, \
20776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			      _mux_shift, _mux_mask, _clk_num, \
208bc44275b8ea2df7c77658b08955ec545a37560abPeter De Schrijver			      _gate_flags, _clk_id, _lock)		\
20976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	TEGRA_INIT_DATA_TABLE(_name, NULL, NULL, _parents, _offset,\
21076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			_mux_shift, _mux_mask, 0, 0, 0, 0, 0,\
21176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			_clk_num, (_gate_flags) | TEGRA_PERIPH_NO_DIV,\
212bc44275b8ea2df7c77658b08955ec545a37560abPeter De Schrijver			_clk_id, _parents##_idx, 0, _lock)
21376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
21476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define GATE(_name, _parent_name,	\
21576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			     _clk_num, _gate_flags,  _clk_id, _flags)	\
21676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	{								\
21776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		.name = _name,						\
21876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		.clk_id = _clk_id,					\
21976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		.p.parent_name = _parent_name,				\
22076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		.periph = TEGRA_CLK_PERIPH(0, 0, 0, 0, 0, 0, 0,		\
221bc44275b8ea2df7c77658b08955ec545a37560abPeter De Schrijver				_clk_num, _gate_flags, 0, NULL),	\
22276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		.flags = _flags						\
22376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	}
22476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
22576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define PLLP_BASE 0xa0
22676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define PLLP_MISC 0xac
22776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define PLLP_OUTA 0xa4
22876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define PLLP_OUTB 0xa8
2293b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver#define PLLP_OUTC 0x67c
23076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
23176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define PLL_BASE_LOCK BIT(27)
23276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define PLL_MISC_LOCK_ENABLE 18
23376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
23476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic DEFINE_SPINLOCK(PLLP_OUTA_lock);
23576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic DEFINE_SPINLOCK(PLLP_OUTB_lock);
2363b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijverstatic DEFINE_SPINLOCK(PLLP_OUTC_lock);
2373b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijverstatic DEFINE_SPINLOCK(sor0_lock);
23876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
23976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define MUX_I2S_SPDIF(_id)						\
24076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic const char *mux_pllaout0_##_id##_2x_pllp_clkm[] = { "pll_a_out0", \
24176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver							   #_id, "pll_p",\
24276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver							   "clk_m"};
24376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De SchrijverMUX_I2S_SPDIF(audio0)
24476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De SchrijverMUX_I2S_SPDIF(audio1)
24576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De SchrijverMUX_I2S_SPDIF(audio2)
24676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De SchrijverMUX_I2S_SPDIF(audio3)
24776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De SchrijverMUX_I2S_SPDIF(audio4)
24876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De SchrijverMUX_I2S_SPDIF(audio)
24976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
25076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define mux_pllaout0_audio0_2x_pllp_clkm_idx NULL
25176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define mux_pllaout0_audio1_2x_pllp_clkm_idx NULL
25276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define mux_pllaout0_audio2_2x_pllp_clkm_idx NULL
25376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define mux_pllaout0_audio3_2x_pllp_clkm_idx NULL
25476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define mux_pllaout0_audio4_2x_pllp_clkm_idx NULL
25576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define mux_pllaout0_audio_2x_pllp_clkm_idx NULL
25676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
25776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic const char *mux_pllp_pllc_pllm_clkm[] = {
25876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	"pll_p", "pll_c", "pll_m", "clk_m"
25976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
26076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define mux_pllp_pllc_pllm_clkm_idx NULL
26176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
26276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic const char *mux_pllp_pllc_pllm[] = { "pll_p", "pll_c", "pll_m" };
26376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define mux_pllp_pllc_pllm_idx NULL
26476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
26576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic const char *mux_pllp_pllc_clk32_clkm[] = {
26676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	"pll_p", "pll_c", "clk_32k", "clk_m"
26776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
26876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define mux_pllp_pllc_clk32_clkm_idx NULL
26976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
27076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic const char *mux_plla_pllc_pllp_clkm[] = {
27176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	"pll_a_out0", "pll_c", "pll_p", "clk_m"
27276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
27376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define mux_plla_pllc_pllp_clkm_idx mux_pllp_pllc_pllm_clkm_idx
27476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
27576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic const char *mux_pllp_pllc2_c_c3_pllm_clkm[] = {
27676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	"pll_p", "pll_c2", "pll_c", "pll_c3", "pll_m", "clk_m"
27776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
27876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic u32 mux_pllp_pllc2_c_c3_pllm_clkm_idx[] = {
27976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	[0] = 0, [1] = 1, [2] = 2, [3] = 3, [4] = 4, [5] = 6,
28076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
28176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
28276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic const char *mux_pllp_clkm[] = {
28376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	"pll_p", "clk_m"
28476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
28576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic u32 mux_pllp_clkm_idx[] = {
28676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	[0] = 0, [1] = 3,
28776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
28876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
28976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic const char *mux_pllm_pllc2_c_c3_pllp_plla[] = {
29076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	"pll_m", "pll_c2", "pll_c", "pll_c3", "pll_p", "pll_a_out0"
29176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
29276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define mux_pllm_pllc2_c_c3_pllp_plla_idx mux_pllp_pllc2_c_c3_pllm_clkm_idx
29376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
29476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic const char *mux_pllp_pllm_plld_plla_pllc_plld2_clkm[] = {
29576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	"pll_p", "pll_m", "pll_d_out0", "pll_a_out0", "pll_c",
29676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	"pll_d2_out0", "clk_m"
29776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
29876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define mux_pllp_pllm_plld_plla_pllc_plld2_clkm_idx NULL
29976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
30076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic const char *mux_pllm_pllc_pllp_plla[] = {
30176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	"pll_m", "pll_c", "pll_p", "pll_a_out0"
30276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
30376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define mux_pllm_pllc_pllp_plla_idx mux_pllp_pllc_pllm_clkm_idx
30476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
30576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic const char *mux_pllp_pllc_clkm[] = {
30676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	"pll_p", "pll_c", "pll_m"
30776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
30876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic u32 mux_pllp_pllc_clkm_idx[] = {
30976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	[0] = 0, [1] = 1, [2] = 3,
31076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
31176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
31276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic const char *mux_pllp_pllc_clkm_clk32[] = {
31376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	"pll_p", "pll_c", "clk_m", "clk_32k"
31476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
31576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define mux_pllp_pllc_clkm_clk32_idx NULL
31676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
31776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic const char *mux_plla_clk32_pllp_clkm_plle[] = {
31876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	"pll_a_out0", "clk_32k", "pll_p", "clk_m", "pll_e_out0"
31976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
32076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define mux_plla_clk32_pllp_clkm_plle_idx NULL
32176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
32276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic const char *mux_clkm_pllp_pllc_pllre[] = {
32376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	"clk_m", "pll_p", "pll_c", "pll_re_out"
32476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
32576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic u32 mux_clkm_pllp_pllc_pllre_idx[] = {
32676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	[0] = 0, [1] = 1, [2] = 3, [3] = 5,
32776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
32876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
32976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic const char *mux_clkm_48M_pllp_480M[] = {
33076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	"clk_m", "pll_u_48M", "pll_p", "pll_u_480M"
33176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
3329d61707b1f83324fc30918787cb6ef101997ecbdJim Linstatic u32 mux_clkm_48M_pllp_480M_idx[] = {
3339d61707b1f83324fc30918787cb6ef101997ecbdJim Lin	[0] = 0, [1] = 2, [2] = 4, [3] = 6,
3349d61707b1f83324fc30918787cb6ef101997ecbdJim Lin};
33576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
33676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic const char *mux_clkm_pllre_clk32_480M_pllc_ref[] = {
33776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	"clk_m", "pll_re_out", "clk_32k", "pll_u_480M", "pll_c", "pll_ref"
33876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
33976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic u32 mux_clkm_pllre_clk32_480M_pllc_ref_idx[] = {
34076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	[0] = 0, [1] = 1, [2] = 3, [3] = 3, [4] = 4, [5] = 7,
34176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
34276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
3435c992afcf8e4f91fac05d39b86c7f7922a50145cAndrew Brestickerstatic const char *mux_ss_60M[] = {
3445c992afcf8e4f91fac05d39b86c7f7922a50145cAndrew Bresticker	"xusb_ss_div2", "pll_u_60M"
3455c992afcf8e4f91fac05d39b86c7f7922a50145cAndrew Bresticker};
3465c992afcf8e4f91fac05d39b86c7f7922a50145cAndrew Bresticker#define mux_ss_60M_idx NULL
3475c992afcf8e4f91fac05d39b86c7f7922a50145cAndrew Bresticker
34876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic const char *mux_d_audio_clk[] = {
34976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	"pll_a_out0", "pll_p", "clk_m", "spdif_in_sync", "i2s0_sync",
35076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	"i2s1_sync", "i2s2_sync", "i2s3_sync", "i2s4_sync", "vimclk_sync",
35176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
35276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic u32 mux_d_audio_clk_idx[] = {
35376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	[0] = 0, [1] = 0x8000, [2] = 0xc000, [3] = 0xE000, [4] = 0xE001,
35476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	[5] = 0xE002, [6] = 0xE003, [7] = 0xE004, [8] = 0xE005, [9] = 0xE007,
35576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
35676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
35776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic const char *mux_pllp_plld_pllc_clkm[] = {
35876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	"pll_p", "pll_d_out0", "pll_c", "clk_m"
35976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
36076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define mux_pllp_plld_pllc_clkm_idx NULL
3613b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijverstatic const char *mux_pllm_pllc_pllp_plla_clkm_pllc4[] = {
3623b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	"pll_m", "pll_c", "pll_p", "pll_a_out0", "clk_m", "pll_c4",
3633b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver};
3643b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijverstatic u32 mux_pllm_pllc_pllp_plla_clkm_pllc4_idx[] = {
3653b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	[0] = 0, [1] = 1, [2] = 3, [3] = 3, [4] = 6, [5] = 7,
3663b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver};
3673b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver
3683b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijverstatic const char *mux_pllp_clkm1[] = {
3693b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	"pll_p", "clk_m",
3703b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver};
3713b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver#define mux_pllp_clkm1_idx NULL
3723b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver
3733b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijverstatic const char *mux_pllp3_pllc_clkm[] = {
3743b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	"pll_p_out3", "pll_c", "pll_c2", "clk_m",
3753b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver};
3763b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver#define mux_pllp3_pllc_clkm_idx NULL
3773b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver
3783b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijverstatic const char *mux_pllm_pllc_pllp_plla_pllc2_c3_clkm[] = {
3793b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	"pll_m", "pll_c", "pll_p", "pll_a", "pll_c2", "pll_c3", "clk_m"
3803b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver};
381a9952a76bc0c24b3c9d355c053e001b8a3b65dd3Peter De Schrijver#define mux_pllm_pllc_pllp_plla_pllc2_c3_clkm_idx NULL
3823b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver
3833b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijverstatic const char *mux_pllm_pllc2_c_c3_pllp_plla_pllc4[] = {
3843b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	"pll_m", "pll_c2", "pll_c", "pll_c3", "pll_p", "pll_a_out0", "pll_c4",
3853b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver};
3863b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijverstatic u32 mux_pllm_pllc2_c_c3_pllp_plla_pllc4_idx[] = {
3873b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	[0] = 0, [1] = 1, [2] = 2, [3] = 3, [4] = 4, [5] = 6, [6] = 7,
3883b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver};
3893b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver
3903b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijverstatic const char *mux_clkm_plldp_sor0lvds[] = {
3913b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	"clk_m", "pll_dp", "sor0_lvds",
3923b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver};
3933b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver#define mux_clkm_plldp_sor0lvds_idx NULL
39476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
39576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic struct tegra_periph_init_data periph_clks[] = {
39676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	AUDIO("d_audio", CLK_SOURCE_D_AUDIO, 106, TEGRA_PERIPH_ON_APB, tegra_clk_d_audio),
39776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	AUDIO("dam0", CLK_SOURCE_DAM0, 108, TEGRA_PERIPH_ON_APB, tegra_clk_dam0),
39876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	AUDIO("dam1", CLK_SOURCE_DAM1, 109, TEGRA_PERIPH_ON_APB, tegra_clk_dam1),
39976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	AUDIO("dam2", CLK_SOURCE_DAM2, 110, TEGRA_PERIPH_ON_APB, tegra_clk_dam2),
40076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	I2C("i2c1", mux_pllp_clkm, CLK_SOURCE_I2C1, 12, tegra_clk_i2c1),
40176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	I2C("i2c2", mux_pllp_clkm, CLK_SOURCE_I2C2, 54, tegra_clk_i2c2),
40276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	I2C("i2c3", mux_pllp_clkm, CLK_SOURCE_I2C3, 67, tegra_clk_i2c3),
40376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	I2C("i2c4", mux_pllp_clkm, CLK_SOURCE_I2C4, 103, tegra_clk_i2c4),
40476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	I2C("i2c5", mux_pllp_clkm, CLK_SOURCE_I2C5, 47, tegra_clk_i2c5),
40576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	INT("vde", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_VDE, 61, 0, tegra_clk_vde),
40676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	INT("vi", mux_pllm_pllc_pllp_plla, CLK_SOURCE_VI, 20, 0, tegra_clk_vi),
40776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	INT("epp", mux_pllm_pllc_pllp_plla, CLK_SOURCE_EPP, 19, 0, tegra_clk_epp),
40876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	INT("host1x", mux_pllm_pllc_pllp_plla, CLK_SOURCE_HOST1X, 28, 0, tegra_clk_host1x),
40976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	INT("mpe", mux_pllm_pllc_pllp_plla, CLK_SOURCE_MPE, 60, 0, tegra_clk_mpe),
41076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	INT("2d", mux_pllm_pllc_pllp_plla, CLK_SOURCE_2D, 21, 0, tegra_clk_gr2d),
41176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	INT("3d", mux_pllm_pllc_pllp_plla, CLK_SOURCE_3D, 24, 0, tegra_clk_gr3d),
41276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	INT8("vde", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_VDE, 61, 0, tegra_clk_vde_8),
41376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	INT8("vi", mux_pllm_pllc2_c_c3_pllp_plla, CLK_SOURCE_VI, 20, 0, tegra_clk_vi_8),
4143b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	INT8("vi", mux_pllm_pllc2_c_c3_pllp_plla_pllc4, CLK_SOURCE_VI, 20, 0, tegra_clk_vi_9),
41576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	INT8("epp", mux_pllm_pllc2_c_c3_pllp_plla, CLK_SOURCE_EPP, 19, 0, tegra_clk_epp_8),
41676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	INT8("msenc", mux_pllm_pllc2_c_c3_pllp_plla, CLK_SOURCE_MSENC, 91, TEGRA_PERIPH_WAR_1005168, tegra_clk_msenc),
41776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	INT8("tsec", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_TSEC, 83, 0, tegra_clk_tsec),
41876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	INT8("host1x", mux_pllm_pllc2_c_c3_pllp_plla, CLK_SOURCE_HOST1X, 28, 0, tegra_clk_host1x_8),
41976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	INT8("se", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_SE, 127, TEGRA_PERIPH_ON_APB, tegra_clk_se),
42076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	INT8("2d", mux_pllm_pllc2_c_c3_pllp_plla, CLK_SOURCE_2D, 21, 0, tegra_clk_gr2d_8),
42176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	INT8("3d", mux_pllm_pllc2_c_c3_pllp_plla, CLK_SOURCE_3D, 24, 0, tegra_clk_gr3d_8),
4223b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	INT8("vic03", mux_pllm_pllc_pllp_plla_pllc2_c3_clkm, CLK_SOURCE_VIC03, 178, 0, tegra_clk_vic03),
42376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	INT_FLAGS("mselect", mux_pllp_clkm, CLK_SOURCE_MSELECT, 99, 0, tegra_clk_mselect, CLK_IGNORE_UNUSED),
42476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("i2s0", mux_pllaout0_audio0_2x_pllp_clkm, CLK_SOURCE_I2S0, 30, TEGRA_PERIPH_ON_APB, tegra_clk_i2s0),
42576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("i2s1", mux_pllaout0_audio1_2x_pllp_clkm, CLK_SOURCE_I2S1, 11, TEGRA_PERIPH_ON_APB, tegra_clk_i2s1),
42676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("i2s2", mux_pllaout0_audio2_2x_pllp_clkm, CLK_SOURCE_I2S2, 18, TEGRA_PERIPH_ON_APB, tegra_clk_i2s2),
42776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("i2s3", mux_pllaout0_audio3_2x_pllp_clkm, CLK_SOURCE_I2S3, 101, TEGRA_PERIPH_ON_APB, tegra_clk_i2s3),
42876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("i2s4", mux_pllaout0_audio4_2x_pllp_clkm, CLK_SOURCE_I2S4, 102, TEGRA_PERIPH_ON_APB, tegra_clk_i2s4),
42976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("spdif_out", mux_pllaout0_audio_2x_pllp_clkm, CLK_SOURCE_SPDIF_OUT, 10, TEGRA_PERIPH_ON_APB, tegra_clk_spdif_out),
43076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("spdif_in", mux_pllp_pllc_pllm, CLK_SOURCE_SPDIF_IN, 10, TEGRA_PERIPH_ON_APB, tegra_clk_spdif_in),
43176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("pwm", mux_pllp_pllc_clk32_clkm, CLK_SOURCE_PWM, 17, TEGRA_PERIPH_ON_APB, tegra_clk_pwm),
43276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("adx", mux_plla_pllc_pllp_clkm, CLK_SOURCE_ADX, 154, TEGRA_PERIPH_ON_APB, tegra_clk_adx),
43376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("amx", mux_plla_pllc_pllp_clkm, CLK_SOURCE_AMX, 153, TEGRA_PERIPH_ON_APB, tegra_clk_amx),
43476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("hda", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_HDA, 125, TEGRA_PERIPH_ON_APB, tegra_clk_hda),
43576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("hda2codec_2x", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_HDA2CODEC_2X, 111, TEGRA_PERIPH_ON_APB, tegra_clk_hda2codec_2x),
43676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("vfir", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_VFIR, 7, TEGRA_PERIPH_ON_APB, tegra_clk_vfir),
43776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("sdmmc1", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SDMMC1, 14, 0, tegra_clk_sdmmc1),
43876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("sdmmc2", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SDMMC2, 9, 0, tegra_clk_sdmmc2),
43976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("sdmmc3", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SDMMC3, 69, 0, tegra_clk_sdmmc3),
44076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("sdmmc4", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SDMMC4, 15, 0, tegra_clk_sdmmc4),
44176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("la", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_LA, 76, TEGRA_PERIPH_ON_APB, tegra_clk_la),
44276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("trace", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_TRACE, 77, TEGRA_PERIPH_ON_APB, tegra_clk_trace),
44376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("owr", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_OWR, 71, TEGRA_PERIPH_ON_APB, tegra_clk_owr),
44476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("nor", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_NOR, 42, 0, tegra_clk_nor),
44576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("mipi", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_MIPI, 50, TEGRA_PERIPH_ON_APB, tegra_clk_mipi),
44676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("vi_sensor", mux_pllm_pllc_pllp_plla, CLK_SOURCE_VI_SENSOR, 20, TEGRA_PERIPH_NO_RESET, tegra_clk_vi_sensor),
44776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("cilab", mux_pllp_pllc_clkm, CLK_SOURCE_CILAB, 144, 0, tegra_clk_cilab),
44876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("cilcd", mux_pllp_pllc_clkm, CLK_SOURCE_CILCD, 145, 0, tegra_clk_cilcd),
44976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("cile", mux_pllp_pllc_clkm, CLK_SOURCE_CILE, 146, 0, tegra_clk_cile),
45076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("dsialp", mux_pllp_pllc_clkm, CLK_SOURCE_DSIALP, 147, 0, tegra_clk_dsialp),
45176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("dsiblp", mux_pllp_pllc_clkm, CLK_SOURCE_DSIBLP, 148, 0, tegra_clk_dsiblp),
45276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("tsensor", mux_pllp_pllc_clkm_clk32, CLK_SOURCE_TSENSOR, 100, TEGRA_PERIPH_ON_APB, tegra_clk_tsensor),
45376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("actmon", mux_pllp_pllc_clk32_clkm, CLK_SOURCE_ACTMON, 119, 0, tegra_clk_actmon),
45476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("dfll_ref", mux_pllp_clkm, CLK_SOURCE_DFLL_REF, 155, TEGRA_PERIPH_ON_APB, tegra_clk_dfll_ref),
45576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("dfll_soc", mux_pllp_clkm, CLK_SOURCE_DFLL_SOC, 155, TEGRA_PERIPH_ON_APB, tegra_clk_dfll_soc),
45676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("i2cslow", mux_pllp_pllc_clk32_clkm, CLK_SOURCE_I2CSLOW, 81, TEGRA_PERIPH_ON_APB, tegra_clk_i2cslow),
45776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("sbc1", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SBC1, 41, TEGRA_PERIPH_ON_APB, tegra_clk_sbc1),
45876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("sbc2", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SBC2, 44, TEGRA_PERIPH_ON_APB, tegra_clk_sbc2),
45976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("sbc3", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SBC3, 46, TEGRA_PERIPH_ON_APB, tegra_clk_sbc3),
46076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("sbc4", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SBC4, 68, TEGRA_PERIPH_ON_APB, tegra_clk_sbc4),
46176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("sbc5", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SBC5, 104, TEGRA_PERIPH_ON_APB, tegra_clk_sbc5),
46276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("sbc6", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SBC6, 105, TEGRA_PERIPH_ON_APB, tegra_clk_sbc6),
46376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("cve", mux_pllp_plld_pllc_clkm, CLK_SOURCE_CVE, 49, 0, tegra_clk_cve),
46476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("tvo", mux_pllp_plld_pllc_clkm, CLK_SOURCE_TVO, 49, 0, tegra_clk_tvo),
46576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("tvdac", mux_pllp_plld_pllc_clkm, CLK_SOURCE_TVDAC, 53, 0, tegra_clk_tvdac),
46676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("ndflash", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_NDFLASH, 13, TEGRA_PERIPH_ON_APB, tegra_clk_ndflash),
46776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("ndspeed", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_NDSPEED, 80, TEGRA_PERIPH_ON_APB, tegra_clk_ndspeed),
46876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("sata_oob", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SATA_OOB, 123, TEGRA_PERIPH_ON_APB, tegra_clk_sata_oob),
46976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX("sata", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_SATA, 124, TEGRA_PERIPH_ON_APB, tegra_clk_sata),
4703b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	MUX("adx1", mux_plla_pllc_pllp_clkm, CLK_SOURCE_ADX1, 180, TEGRA_PERIPH_ON_APB, tegra_clk_adx1),
4713b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	MUX("amx1", mux_plla_pllc_pllp_clkm, CLK_SOURCE_AMX1, 185, TEGRA_PERIPH_ON_APB, tegra_clk_amx1),
472167d5366c4dade2f90321c7f2ef9219cbd6fedccPeter De Schrijver	MUX("vi_sensor2", mux_pllm_pllc2_c_c3_pllp_plla, CLK_SOURCE_VI_SENSOR2, 165, TEGRA_PERIPH_NO_RESET, tegra_clk_vi_sensor2),
47320e7c323abac390deb35248705807bd844590048Andrew Bresticker	MUX8("sdmmc1", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_SDMMC1, 14, 0, tegra_clk_sdmmc1_8),
47420e7c323abac390deb35248705807bd844590048Andrew Bresticker	MUX8("sdmmc2", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_SDMMC2, 9, 0, tegra_clk_sdmmc2_8),
47520e7c323abac390deb35248705807bd844590048Andrew Bresticker	MUX8("sdmmc3", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_SDMMC3, 69, 0, tegra_clk_sdmmc3_8),
47620e7c323abac390deb35248705807bd844590048Andrew Bresticker	MUX8("sdmmc4", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_SDMMC4, 15, 0, tegra_clk_sdmmc4_8),
47776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX8("sbc1", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_SBC1, 41, TEGRA_PERIPH_ON_APB, tegra_clk_sbc1_8),
47876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX8("sbc2", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_SBC2, 44, TEGRA_PERIPH_ON_APB, tegra_clk_sbc2_8),
47976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX8("sbc3", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_SBC3, 46, TEGRA_PERIPH_ON_APB, tegra_clk_sbc3_8),
48076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX8("sbc4", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_SBC4, 68, TEGRA_PERIPH_ON_APB, tegra_clk_sbc4_8),
48176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX8("sbc5", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_SBC5, 104, TEGRA_PERIPH_ON_APB, tegra_clk_sbc5_8),
48276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX8("sbc6", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_SBC6, 105, TEGRA_PERIPH_ON_APB, tegra_clk_sbc6_8),
48376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX8("ndflash", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_NDFLASH, 13, TEGRA_PERIPH_ON_APB, tegra_clk_ndflash_8),
48476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX8("ndspeed", mux_pllp_pllc2_c_c3_pllm_clkm, CLK_SOURCE_NDSPEED, 80, TEGRA_PERIPH_ON_APB, tegra_clk_ndspeed_8),
48576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX8("hdmi", mux_pllp_pllm_plld_plla_pllc_plld2_clkm, CLK_SOURCE_HDMI, 51, 0, tegra_clk_hdmi),
48676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX8("extern1", mux_plla_clk32_pllp_clkm_plle, CLK_SOURCE_EXTERN1, 120, 0, tegra_clk_extern1),
48776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX8("extern2", mux_plla_clk32_pllp_clkm_plle, CLK_SOURCE_EXTERN2, 121, 0, tegra_clk_extern2),
48876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX8("extern3", mux_plla_clk32_pllp_clkm_plle, CLK_SOURCE_EXTERN3, 122, 0, tegra_clk_extern3),
48976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX8("soc_therm", mux_pllm_pllc_pllp_plla, CLK_SOURCE_SOC_THERM, 78, TEGRA_PERIPH_ON_APB, tegra_clk_soc_therm),
490167d5366c4dade2f90321c7f2ef9219cbd6fedccPeter De Schrijver	MUX8("vi_sensor", mux_pllm_pllc2_c_c3_pllp_plla, CLK_SOURCE_VI_SENSOR, 164, TEGRA_PERIPH_NO_RESET, tegra_clk_vi_sensor_8),
4913b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	MUX8("isp", mux_pllm_pllc_pllp_plla_clkm_pllc4, CLK_SOURCE_ISP, 23, TEGRA_PERIPH_ON_APB, tegra_clk_isp_8),
4923b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	MUX8("entropy", mux_pllp_clkm1, CLK_SOURCE_ENTROPY, 149,  0, tegra_clk_entropy),
4933b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	MUX8("hdmi_audio", mux_pllp3_pllc_clkm, CLK_SOURCE_HDMI_AUDIO, 176, TEGRA_PERIPH_NO_RESET, tegra_clk_hdmi_audio),
4943b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	MUX8("clk72mhz", mux_pllp3_pllc_clkm, CLK_SOURCE_CLK72MHZ, 177, TEGRA_PERIPH_NO_RESET, tegra_clk_clk72Mhz),
4953b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	MUX8_NOGATE_LOCK("sor0_lvds", mux_pllp_pllm_plld_plla_pllc_plld2_clkm, CLK_SOURCE_SOR0, tegra_clk_sor0_lvds, &sor0_lock),
49676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	MUX_FLAGS("csite", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_CSITE, 73, TEGRA_PERIPH_ON_APB, tegra_clk_csite, CLK_IGNORE_UNUSED),
497bc44275b8ea2df7c77658b08955ec545a37560abPeter De Schrijver	NODIV("disp1", mux_pllp_pllm_plld_plla_pllc_plld2_clkm, CLK_SOURCE_DISP1, 29, 7, 27, 0, tegra_clk_disp1, NULL),
498bc44275b8ea2df7c77658b08955ec545a37560abPeter De Schrijver	NODIV("disp2", mux_pllp_pllm_plld_plla_pllc_plld2_clkm, CLK_SOURCE_DISP2, 29, 7, 26, 0, tegra_clk_disp2, NULL),
4993b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	NODIV("sor0", mux_clkm_plldp_sor0lvds, CLK_SOURCE_SOR0, 14, 3, 182, 0, tegra_clk_sor0, &sor0_lock),
50076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	UART("uarta", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_UARTA, 6, tegra_clk_uarta),
50176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	UART("uartb", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_UARTB, 7, tegra_clk_uartb),
50276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	UART("uartc", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_UARTC, 55, tegra_clk_uartc),
50376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	UART("uartd", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_UARTD, 65, tegra_clk_uartd),
5042edf3e035302776e4756e446baf3b6c7b94c3698Thierry Reding	UART("uarte", mux_pllp_pllc_pllm_clkm, CLK_SOURCE_UARTE, 66, tegra_clk_uarte),
50576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	XUSB("xusb_host_src", mux_clkm_pllp_pllc_pllre, CLK_SOURCE_XUSB_HOST_SRC, 143, TEGRA_PERIPH_ON_APB | TEGRA_PERIPH_NO_RESET, tegra_clk_xusb_host_src),
50676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	XUSB("xusb_falcon_src", mux_clkm_pllp_pllc_pllre, CLK_SOURCE_XUSB_FALCON_SRC, 143, TEGRA_PERIPH_NO_RESET, tegra_clk_xusb_falcon_src),
50776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	XUSB("xusb_fs_src", mux_clkm_48M_pllp_480M, CLK_SOURCE_XUSB_FS_SRC, 143, TEGRA_PERIPH_NO_RESET, tegra_clk_xusb_fs_src),
50876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	XUSB("xusb_ss_src", mux_clkm_pllre_clk32_480M_pllc_ref, CLK_SOURCE_XUSB_SS_SRC, 143, TEGRA_PERIPH_NO_RESET, tegra_clk_xusb_ss_src),
5095c992afcf8e4f91fac05d39b86c7f7922a50145cAndrew Bresticker	NODIV("xusb_hs_src", mux_ss_60M, CLK_SOURCE_XUSB_SS_SRC, 25, MASK(1), 143, TEGRA_PERIPH_NO_RESET, tegra_clk_xusb_hs_src, NULL),
51076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	XUSB("xusb_dev_src", mux_clkm_pllp_pllc_pllre, CLK_SOURCE_XUSB_DEV_SRC, 95, TEGRA_PERIPH_ON_APB | TEGRA_PERIPH_NO_RESET, tegra_clk_xusb_dev_src),
51176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
51276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
51376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic struct tegra_periph_init_data gate_clks[] = {
51476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("rtc", "clk_32k", 4, TEGRA_PERIPH_ON_APB | TEGRA_PERIPH_NO_RESET, tegra_clk_rtc, 0),
51576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("timer", "clk_m", 5, 0, tegra_clk_timer, 0),
51676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("isp", "clk_m", 23, 0, tegra_clk_isp, 0),
51776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("vcp", "clk_m", 29, 0, tegra_clk_vcp, 0),
51876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("apbdma", "clk_m", 34, 0, tegra_clk_apbdma, 0),
51976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("kbc", "clk_32k", 36, TEGRA_PERIPH_ON_APB | TEGRA_PERIPH_NO_RESET, tegra_clk_kbc, 0),
52076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("fuse", "clk_m", 39, TEGRA_PERIPH_ON_APB, tegra_clk_fuse, 0),
52176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("fuse_burn", "clk_m", 39, TEGRA_PERIPH_ON_APB, tegra_clk_fuse_burn, 0),
52276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("kfuse", "clk_m", 40, TEGRA_PERIPH_ON_APB, tegra_clk_kfuse, 0),
52376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("apbif", "clk_m", 107, TEGRA_PERIPH_ON_APB, tegra_clk_apbif, 0),
52476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("hda2hdmi", "clk_m", 128, TEGRA_PERIPH_ON_APB, tegra_clk_hda2hdmi, 0),
52576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("bsea", "clk_m", 62, 0, tegra_clk_bsea, 0),
52676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("bsev", "clk_m", 63, 0, tegra_clk_bsev, 0),
52776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("mipi-cal", "clk_m", 56, 0, tegra_clk_mipi_cal, 0),
52876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("usbd", "clk_m", 22, 0, tegra_clk_usbd, 0),
52976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("usb2", "clk_m", 58, 0, tegra_clk_usb2, 0),
53076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("usb3", "clk_m", 59, 0, tegra_clk_usb3, 0),
53176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("csi", "pll_p_out3", 52, 0, tegra_clk_csi, 0),
53276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("afi", "clk_m", 72, 0, tegra_clk_afi, 0),
53376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("csus", "clk_m", 92, TEGRA_PERIPH_NO_RESET, tegra_clk_csus, 0),
53476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("dds", "clk_m", 150, TEGRA_PERIPH_ON_APB, tegra_clk_dds, 0),
53576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("dp2", "clk_m", 152, TEGRA_PERIPH_ON_APB, tegra_clk_dp2, 0),
53676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("dtv", "clk_m", 79, TEGRA_PERIPH_ON_APB, tegra_clk_dtv, 0),
53776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("xusb_host", "xusb_host_src", 89, 0, tegra_clk_xusb_host, 0),
53876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("xusb_ss", "xusb_ss_src", 156, 0, tegra_clk_xusb_ss, 0),
53976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("xusb_dev", "xusb_dev_src", 95, 0, tegra_clk_xusb_dev, 0),
54076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("dsia", "dsia_mux", 48, 0, tegra_clk_dsia, 0),
54176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("dsib", "dsib_mux", 82, 0, tegra_clk_dsib, 0),
54276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("emc", "emc_mux", 57, 0, tegra_clk_emc, CLK_IGNORE_UNUSED),
54376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	GATE("sata_cold", "clk_m", 129, TEGRA_PERIPH_ON_APB, tegra_clk_sata_cold, 0),
5443b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	GATE("ispb", "clk_m", 3, 0, tegra_clk_ispb, 0),
5453b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	GATE("vim2_clk", "clk_m", 11, 0, tegra_clk_vim2_clk, 0),
5463b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	GATE("pcie", "clk_m", 70, 0, tegra_clk_pcie, 0),
5473b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	GATE("dpaux", "clk_m", 181, 0, tegra_clk_dpaux, 0),
5483b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	GATE("gpu", "pll_ref", 184, 0, tegra_clk_gpu, 0),
54976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
55076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
55176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstruct pll_out_data {
55276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	char *div_name;
55376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	char *pll_out_name;
55476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	u32 offset;
55576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	int clk_id;
55676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	u8 div_shift;
55776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	u8 div_flags;
55876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	u8 rst_shift;
55976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	spinlock_t *lock;
56076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
56176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
56276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver#define PLL_OUT(_num, _offset, _div_shift, _div_flags, _rst_shift, _id) \
56376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	{\
56476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		.div_name = "pll_p_out" #_num "_div",\
56576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		.pll_out_name = "pll_p_out" #_num,\
56676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		.offset = _offset,\
56776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		.div_shift = _div_shift,\
56876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		.div_flags = _div_flags | TEGRA_DIVIDER_FIXED |\
56976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver					TEGRA_DIVIDER_ROUND_UP,\
57076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		.rst_shift = _rst_shift,\
57176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		.clk_id = tegra_clk_ ## _id,\
57276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		.lock = &_offset ##_lock,\
57376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	}
57476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
57576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic struct pll_out_data pllp_out_clks[] = {
57676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	PLL_OUT(1, PLLP_OUTA, 8, 0, 0, pll_p_out1),
57776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	PLL_OUT(2, PLLP_OUTA, 24, 0, 16, pll_p_out2),
57876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	PLL_OUT(2, PLLP_OUTA, 24, TEGRA_DIVIDER_INT, 16, pll_p_out2_int),
57976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	PLL_OUT(3, PLLP_OUTB, 8, 0, 0, pll_p_out3),
58076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	PLL_OUT(4, PLLP_OUTB, 24, 0, 16, pll_p_out4),
5813b34d8214dce9bfeef9049de3fe1e8bfbbbb2709Peter De Schrijver	PLL_OUT(5, PLLP_OUTC, 24, 0, 16, pll_p_out5),
58276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver};
58376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
58476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic void __init periph_clk_init(void __iomem *clk_base,
58576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver				struct tegra_clk *tegra_clks)
58676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver{
58776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	int i;
58876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	struct clk *clk;
58976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	struct clk **dt_clk;
59076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
59176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	for (i = 0; i < ARRAY_SIZE(periph_clks); i++) {
59276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		struct tegra_clk_periph_regs *bank;
59376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		struct tegra_periph_init_data *data;
59476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
59576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		data = periph_clks + i;
59676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
59776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		dt_clk = tegra_lookup_dt_id(data->clk_id, tegra_clks);
59876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		if (!dt_clk)
59976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			continue;
60076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
60176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		bank = get_reg_bank(data->periph.gate.clk_num);
60276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		if (!bank)
60376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			continue;
60476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
60576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		data->periph.gate.regs = bank;
60676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		clk = tegra_clk_register_periph(data->name,
60776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			data->p.parent_names, data->num_parents,
60876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			&data->periph, clk_base, data->offset,
60976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			data->flags);
61076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		*dt_clk = clk;
61176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	}
61276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver}
61376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
61476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic void __init gate_clk_init(void __iomem *clk_base,
61576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver				struct tegra_clk *tegra_clks)
61676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver{
61776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	int i;
61876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	struct clk *clk;
61976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	struct clk **dt_clk;
62076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
62176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	for (i = 0; i < ARRAY_SIZE(gate_clks); i++) {
62276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		struct tegra_periph_init_data *data;
62376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
62476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		data = gate_clks + i;
62576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
62676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		dt_clk = tegra_lookup_dt_id(data->clk_id, tegra_clks);
62776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		if (!dt_clk)
62876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			continue;
62976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
63076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		clk = tegra_clk_register_periph_gate(data->name,
63176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver				data->p.parent_name, data->periph.gate.flags,
63276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver				clk_base, data->flags,
63376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver				data->periph.gate.clk_num,
63476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver				periph_clk_enb_refcnt);
63576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		*dt_clk = clk;
63676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	}
63776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver}
63876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
63976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijverstatic void __init init_pllp(void __iomem *clk_base, void __iomem *pmc_base,
64076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver				struct tegra_clk *tegra_clks,
64176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver				struct tegra_clk_pll_params *pll_params)
64276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver{
64376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	struct clk *clk;
64476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	struct clk **dt_clk;
64576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	int i;
64676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
64776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	dt_clk = tegra_lookup_dt_id(tegra_clk_pll_p, tegra_clks);
64876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	if (dt_clk) {
64976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		/* PLLP */
65076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		clk = tegra_clk_register_pll("pll_p", "pll_ref", clk_base,
65176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver					pmc_base, 0, pll_params, NULL);
65276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		clk_register_clkdev(clk, "pll_p", NULL);
65376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		*dt_clk = clk;
65476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	}
65576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
65676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	for (i = 0; i < ARRAY_SIZE(pllp_out_clks); i++) {
65776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		struct pll_out_data *data;
65876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
65976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		data = pllp_out_clks + i;
66076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
66176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		dt_clk = tegra_lookup_dt_id(data->clk_id, tegra_clks);
66276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		if (!dt_clk)
66376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			continue;
66476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
66576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		clk = tegra_clk_register_divider(data->div_name, "pll_p",
66676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver				clk_base + data->offset, 0, data->div_flags,
66776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver				data->div_shift, 8, 1, data->lock);
66876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		clk = tegra_clk_register_pll_out(data->pll_out_name,
66976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver				data->div_name, clk_base + data->offset,
67076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver				data->rst_shift + 1, data->rst_shift,
67176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver				CLK_IGNORE_UNUSED | CLK_SET_RATE_PARENT, 0,
67276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver				data->lock);
67376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver		*dt_clk = clk;
67476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	}
67576ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver}
67676ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver
67776ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijvervoid __init tegra_periph_clk_init(void __iomem *clk_base,
67876ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			void __iomem *pmc_base, struct tegra_clk *tegra_clks,
67976ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver			struct tegra_clk_pll_params *pll_params)
68076ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver{
68176ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	init_pllp(clk_base, pmc_base, tegra_clks, pll_params);
68276ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	periph_clk_init(clk_base, tegra_clks);
68376ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver	gate_clk_init(clk_base, tegra_clks);
68476ebc134d45d7e6e1dc29fdcef4e539c5bc76eb8Peter De Schrijver}
685