Searched refs:TMU1 (Results 1 - 20 of 20) sorted by relevance

/arch/sh/kernel/cpu/sh4/
H A Dsetup-sh4-202.c150 HUDI, TMU0, TMU1, TMU2, RTC, SCIF, WDT, enumerator in enum:__anon2677
155 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
165 { 0xffd00004, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2, RTC } },
H A Dsetup-sh7750.c285 TMU3, TMU4, TMU0, TMU1, TMU2, RTC, SCI1, SCIF, WDT, REF, enumerator in enum:__anon2678
293 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
306 { 0xffd00004, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2, RTC } },
H A Dsetup-sh7760.c37 TMU0, TMU1, TMU2, enumerator in enum:__anon2679
73 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
105 { 0xffd00004, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2 } },
/arch/sh/kernel/cpu/sh3/
H A Dsetup-sh7705.c30 TMU0, TMU1, TMU2, enumerator in enum:__anon2673
48 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
57 { 0xfffffee2, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2, RTC } },
H A Dsetup-sh770x.c32 TMU0, TMU1, TMU2, enumerator in enum:__anon2674
37 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
69 { 0xfffffee2, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2, RTC } },
H A Dsetup-sh7710.c28 TMU0, TMU1, TMU2, enumerator in enum:__anon2675
50 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
59 { 0xfffffee2, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2, RTC } },
H A Dsetup-sh7720.c407 TMU0, TMU1, TMU2, RTC, enumerator in enum:__anon2676
422 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
451 { 0xA414FEE2UL, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2, RTC } },
/arch/sh/kernel/cpu/sh4a/
H A Dsetup-sh7343.c389 TMU0, TMU1, TMU2, enumerator in enum:__anon2711
427 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
453 { 0, TMU2, TMU1, TMU0, JPU, 0, 0, LCDC } },
474 { 0xa4080000, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2 } },
H A Dsetup-sh7366.c341 TMU0, TMU1, TMU2, enumerator in enum:__anon2712
375 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
400 { 0, TMU2, TMU1, TMU0, VEU2, 0, 0, LCDC } },
421 { 0xa4080000, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2 } },
H A Dsetup-sh7722.c608 TMU0, TMU1, TMU2, enumerator in enum:__anon2713
643 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
670 { 0, TMU2, TMU1, TMU0, JPU, 0, 0, LCDC } },
691 { 0xa4080000, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2, IRDA } },
H A Dsetup-sh7763.c357 RTC, WDT, TMU0, TMU1, TMU2, TMU2_TICPI, enumerator in enum:__anon2718
374 INTC_VECT(TMU1, 0x5a0), INTC_VECT(TMU2, 0x5c0),
414 INTC_GROUP(TMU012, TMU0, TMU1, TMU2, TMU2_TICPI),
432 { 0xffd40000, 0, 32, 8, /* INT2PRI0 */ { TMU0, TMU1,
H A Dsetup-sh7770.c501 TMU0, TMU1, TMU2, TMU2_TICPI, enumerator in enum:__anon2719
524 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
572 INTC_GROUP(TMU, TMU0, TMU1, TMU2, TMU2_TICPI, TMU3, TMU4, TMU5,
609 { TMU1, TMU2, TMU2_TICPI, TMU3 } },
H A Dsetup-sh7780.c425 RTC, WDT, TMU0, TMU1, TMU2, TMU2_TICPI, enumerator in enum:__anon2720
439 INTC_VECT(TMU0, 0x580), INTC_VECT(TMU1, 0x5a0),
472 INTC_GROUP(TMU012, TMU0, TMU1, TMU2, TMU2_TICPI),
485 { 0xffd40000, 0, 32, 8, /* INT2PRI0 */ { TMU0, TMU1,
H A Dsetup-sh7785.c484 WDT, TMU0, TMU1, TMU2, TMU2_TICPI, enumerator in enum:__anon2721
501 INTC_VECT(TMU0, 0x580), INTC_VECT(TMU1, 0x5a0),
541 INTC_GROUP(TMU012, TMU0, TMU1, TMU2, TMU2_TICPI),
569 { 0xffd40000, 0, 32, 8, /* INT2PRI0 */ { TMU0, TMU1,
H A Dsetup-shx3.c279 TMU0, TMU1, TMU2, TMU3, TMU4, TMU5, enumerator in enum:__anon2723
306 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
378 0, TMU5, TMU4, TMU3, TMU2, TMU1, TMU0, 0, },
401 TMU3, TMU2, TMU1, TMU0 } },
H A Dsetup-sh7757.c806 TMU0, TMU1, TMU2, TMU2_TICPI, TMU3, TMU4, TMU5, enumerator in enum:__anon2717
860 INTC_VECT(TMU0, 0x580), INTC_VECT(TMU1, 0x5a0),
959 INTC_GROUP(TMU012, TMU0, TMU1, TMU2, TMU2_TICPI),
1074 { INT2PRI0, 0, 32, 8, { TMU0, TMU1, TMU2, TMU2_TICPI } },
/arch/arm/mach-shmobile/
H A Dintc-r8a7740.c437 IIC0, TMU1, enumerator in enum:__anon345
501 INTC_GROUP(TMU1,
586 { 0xffd50030, 0, 16, 4, /* IPRMS3 */ { TMU1, 0, 0, 0 } },
H A Dintc-sh73a0.c59 DSITX0, SPU2, TMU1, MSU, enumerator in enum:__anon352
115 INTC_GROUP(TMU1, TMU1_TUNI12, TMU1_TUNI11, TMU1_TUNI10),
206 { 0xffd50030, 0, 16, 4, /* IPRMS3 */ { TMU1, 0, 0, TSIF2 } },
H A Dintc-sh7372.c368 RTDMAC2_1, RTDMAC2_2, TMU1, DSITX, enumerator in enum:__anon349
446 INTC_GROUP(TMU1, TMU1_TUNI2, TMU1_TUNI1, TMU1_TUNI0),
515 { 0xffd50030, 0, 16, 4, /* IPRMS3 */ { TMU1, 0, 0, 0 } },
H A Dintc-sh7377.c358 IIC2, RTDMAC2_1, RTDMAC2_2, DSITX, __IGNORE(SPU2) TMU1,
451 INTC_GROUP(TMU1, TMU1_TUNI10, TMU1_TUNI11, TMU1_TUNI12),
548 { 0xFFD50030, 0, 16, 4, { TMU1, 0, 0, TSIF2 } },

Completed in 9429 milliseconds