/external/llvm/lib/Target/ARM/ |
H A D | ARMInstrInfo.cpp | 35 NopInst.addOperand(MCOperand::CreateImm(0)); 36 NopInst.addOperand(MCOperand::CreateImm(ARMCC::AL)); 42 NopInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
|
H A D | ARMAsmPrinter.cpp | 1036 BrInst.addOperand(MCOperand::CreateImm(ARMCC::AL)); 1090 Inst.addOperand(MCOperand::CreateImm(pred)); 1315 TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL)); 1336 TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL)); 1345 TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL)); 1358 TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL)); 1370 TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL)); 1385 TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL)); 1399 TmpInst.addOperand(MCOperand::CreateImm(ARMCC::AL)); 1412 TmpInst.addOperand(MCOperand::CreateImm(ARMC [all...] |
H A D | ARMMCInstLower.cpp | 78 MCOp = MCOperand::CreateImm(MO.getImm());
|
H A D | Thumb1InstrInfo.cpp | 33 NopInst.addOperand(MCOperand::CreateImm(ARMCC::AL));
|
/external/llvm/lib/Target/Hexagon/ |
H A D | HexagonMCInstLower.cpp | 62 MCO = MCOperand::CreateImm(*Val.bitcastToAPInt().getRawData()); 66 MCO = MCOperand::CreateImm(MO.getImm());
|
/external/llvm/lib/Target/ARM/Disassembler/ |
H A D | ARMDisassembler.cpp | 707 I = MI.insert(I, MCOperand::CreateImm(CC)); 717 I = MI.insert(I, MCOperand::CreateImm(CC)); 1103 Inst.addOperand(MCOperand::CreateImm(Val)); 1125 Inst.addOperand(MCOperand::CreateImm(rot_imm)); 1161 Inst.addOperand(MCOperand::CreateImm(Op)); 1196 Inst.addOperand(MCOperand::CreateImm(Shift)); 1289 Inst.addOperand(MCOperand::CreateImm(~(msb_mask ^ lsb_mask))); 1344 Inst.addOperand(MCOperand::CreateImm(coproc)); 1345 Inst.addOperand(MCOperand::CreateImm(CRd)); 1383 Inst.addOperand(MCOperand::CreateImm(im [all...] |
/external/llvm/lib/Target/Mips/Disassembler/ |
H A D | MipsDisassembler.cpp | 398 Inst.addOperand(MCOperand::CreateImm(Offset)); 416 Inst.addOperand(MCOperand::CreateImm(Offset)); 438 Inst.addOperand(MCOperand::CreateImm(CondCode)); 472 Inst.addOperand(MCOperand::CreateImm(BranchOffset)); 482 Inst.addOperand(MCOperand::CreateImm(BranchOffset)); 492 Inst.addOperand(MCOperand::CreateImm(JumpOffset)); 501 Inst.addOperand(MCOperand::CreateImm(SignExtend32<16>(Insn))); 512 Inst.addOperand(MCOperand::CreateImm(SignExtend32<16>(Size))); 521 Inst.addOperand(MCOperand::CreateImm(SignExtend32<16>(Size)));
|
/external/llvm/lib/Target/MBlaze/Disassembler/ |
H A D | MBlazeDisassembler.cpp | 576 instr.addOperand(MCOperand::CreateImm(insn&0x3FFF)); 581 instr.addOperand(MCOperand::CreateImm(insn&0x3FFF)); 589 instr.addOperand(MCOperand::CreateImm(insn&0x7FFF)); 601 instr.addOperand(MCOperand::CreateImm(getIMM(insn))); 606 instr.addOperand(MCOperand::CreateImm(insn&0x1F)); 622 instr.addOperand(MCOperand::CreateImm(getIMM(insn))); 636 instr.addOperand(MCOperand::CreateImm(getIMM(insn))); 646 instr.addOperand(MCOperand::CreateImm(getIMM(insn))); 654 instr.addOperand(MCOperand::CreateImm(getSHT(insn))); 668 instr.addOperand(MCOperand::CreateImm(getFS [all...] |
/external/llvm/lib/Target/MBlaze/ |
H A D | MBlazeMCInstLower.cpp | 130 MCOp = MCOperand::CreateImm(MO.getImm()); 158 MCOp = MCOperand::CreateImm(Val);
|
H A D | MBlazeInstrInfo.cpp | 146 Cond.push_back(MachineOperand::CreateImm(LastInst->getOpcode())); 165 Cond.push_back(MachineOperand::CreateImm(SecondLastInst->getOpcode()));
|
/external/llvm/lib/Target/X86/ |
H A D | X86InstrBuilder.h | 71 MO.push_back(MachineOperand::CreateImm(Scale)); 78 MO.push_back(MachineOperand::CreateImm(Disp));
|
H A D | X86MCInstLower.cpp | 324 MCOp = MCOperand::CreateImm(MO.getImm()); 589 LEA.addOperand(MCOperand::CreateImm(1)); // scale 597 LEA.addOperand(MCOperand::CreateImm(1)); // scale 605 LEA.addOperand(MCOperand::CreateImm(1)); // scale
|
/external/llvm/lib/Target/ARM/AsmParser/ |
H A D | ARMAsmParser.cpp | 1399 Inst.addOperand(MCOperand::CreateImm(0)); 1401 Inst.addOperand(MCOperand::CreateImm(CE->getValue())); 1408 Inst.addOperand(MCOperand::CreateImm(unsigned(getCondCode()))); 1415 Inst.addOperand(MCOperand::CreateImm(getCoproc())); 1420 Inst.addOperand(MCOperand::CreateImm(getCoproc())); 1425 Inst.addOperand(MCOperand::CreateImm(CoprocOption.Val)); 1430 Inst.addOperand(MCOperand::CreateImm(ITMask.Mask)); 1435 Inst.addOperand(MCOperand::CreateImm(unsigned(getCondCode()))); 1454 Inst.addOperand(MCOperand::CreateImm( 1465 Inst.addOperand(MCOperand::CreateImm( 2257 static ARMOperand *CreateImm(const MCExpr *Val, SMLoc S, SMLoc E) { function [all...] |
/external/llvm/lib/Target/MBlaze/AsmParser/ |
H A D | MBlazeAsmParser.cpp | 184 Inst.addOperand(MCOperand::CreateImm(0)); 186 Inst.addOperand(MCOperand::CreateImm(CE->getValue())); 242 static MBlazeOperand *CreateImm(const MCExpr *Val, SMLoc S, SMLoc E) { function in struct:__anon8910::MBlazeOperand 454 return MBlazeOperand::CreateImm(EVal, S, E);
|
/external/llvm/lib/Target/MSP430/ |
H A D | MSP430MCInstLower.cpp | 126 MCOp = MCOperand::CreateImm(MO.getImm());
|
/external/llvm/lib/Target/Mips/AsmParser/ |
H A D | MipsAsmParser.cpp | 166 Inst.addOperand(MCOperand::CreateImm(0)); 168 Inst.addOperand(MCOperand::CreateImm(CE->getValue())); 235 static MipsOperand *CreateImm(const MCExpr *Val, SMLoc S, SMLoc E) { function in class:__anon8937::MipsOperand 532 Operands.push_back(MipsOperand::CreateImm(Res, S, E)); 547 Operands.push_back(MipsOperand::CreateImm(IdVal, S, E)); 559 Operands.push_back(MipsOperand::CreateImm(IdVal, S, E)); 847 Operands.push_back(MipsOperand::CreateImm(
|
/external/llvm/include/llvm/MC/ |
H A D | MCInst.h | 117 static MCOperand CreateImm(int64_t Val) { function in class:llvm::MCOperand
|
/external/llvm/lib/Target/Mips/ |
H A D | MipsMCInstLower.cpp | 136 return MCOperand::CreateImm(MO.getImm() + offset);
|
H A D | MipsInstrInfo.cpp | 86 Cond.push_back(MachineOperand::CreateImm(Opc));
|
/external/llvm/lib/Target/X86/Disassembler/ |
H A D | X86Disassembler.cpp | 420 mcInst.addOperand(MCOperand::CreateImm(immediate)); 553 scaleAmount = MCOperand::CreateImm(insn.sibScale); 614 scaleAmount = MCOperand::CreateImm(1); 617 displacement = MCOperand::CreateImm(insn.displacement);
|
/external/llvm/lib/Target/XCore/ |
H A D | XCoreInstrInfo.cpp | 222 Cond.push_back(MachineOperand::CreateImm(BranchCode)); 244 Cond.push_back(MachineOperand::CreateImm(BranchCode));
|
/external/llvm/lib/Target/CellSPU/ |
H A D | SPUInstrInfo.cpp | 242 Cond.push_back(MachineOperand::CreateImm(LastInst->getOpcode())); 263 Cond.push_back(MachineOperand::CreateImm(SecondLastInst->getOpcode()));
|
/external/llvm/lib/Target/X86/AsmParser/ |
H A D | X86AsmParser.cpp | 376 Inst.addOperand(MCOperand::CreateImm(CE->getValue())); 428 Inst.addOperand(MCOperand::CreateImm(getMemScale())); 438 Inst.addOperand(MCOperand::CreateImm(CE->getValue())); 457 static X86Operand *CreateImm(const MCExpr *Val, SMLoc StartLoc, SMLoc EndLoc){ function in struct:__anon8982::X86Operand 777 return X86Operand::CreateImm(Val, Start, End); 824 return X86Operand::CreateImm(Val, Start, End); 1058 Operands.push_back(X86Operand::CreateImm(ExtraImmOp, NameLoc, NameLoc)); 1114 Operands.push_back(X86Operand::CreateImm(ExtraImmOp, NameLoc, NameLoc));
|
/external/llvm/lib/Target/PowerPC/ |
H A D | PPCInstrInfo.cpp | 257 Cond.push_back(MachineOperand::CreateImm(1)); 268 Cond.push_back(MachineOperand::CreateImm(0)); 306 Cond.push_back(MachineOperand::CreateImm(1)); 320 Cond.push_back(MachineOperand::CreateImm(0));
|
H A D | PPCMCInstLower.cpp | 161 MCOp = MCOperand::CreateImm(MO.getImm());
|